[发明专利]应用处理器和包括中断控制器的集成电路有效
申请号: | 201710881552.1 | 申请日: | 2017-09-26 |
公开(公告)号: | CN108304334B | 公开(公告)日: | 2023-09-19 |
发明(设计)人: | 朴庭佑 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F13/24 | 分类号: | G06F13/24 |
代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 曾世骁;苏银虹 |
地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 应用 处理器 包括 中断 控制器 集成电路 | ||
1.一种应用处理器,包括:
多个中断源,被分别分配多个中断号;
中央处理器,被配置为接收中断请求信号和中断号信号,并对所述多个中断源中的第一中断源执行中断处理过程,其中,第一中断源与所述中断号信号相应;
中断控制器,包括与系统总线连接的主接口,其中,中断控制器被配置为基于从第一中断源接收到的中断信号,产生所述中断请求信号和所述中断号信号并通过主接口将所述中断号信号发送到中央处理器,
其中,中央处理器通过不使用系统总线的与中断控制器的直接通信接收中断请求信号,并且通过系统总线从中断控制器接收中断号信号。
2.如权利要求1所述的应用处理器,还包括:
存储器,与中央处理器连接,其中:
中央处理器还被配置为将所述中断号信号发送到存储器,
存储器被配置为存储与所述中断号信号相应的中断号。
3.如权利要求2所述的应用处理器,其中,中央处理器还被配置为基于在存储器中存储的所述中断号,确定将被执行中断处理过程的中断源。
4.如权利要求2所述的应用处理器,其中,存储器还被配置为存储指示在存储器中存储的所述中断号的有效性的有效性信息。
5.如权利要求4所述的应用处理器,其中,中央处理器还被配置为基于所述有效性信息,确定是否执行中断处理过程。
6.如权利要求4所述的应用处理器,其中,当中断处理过程完成时,中央处理器还被配置为改变在存储器中存储的所述有效性信息。
7.如权利要求2所述的应用处理器,其中,存储器直接与中央处理器连接。
8.如权利要求1所述的应用处理器,其中,中央处理器包括从接口,其中,中央处理器的从接口被配置为通过系统总线接收所述中断号信号。
9.如权利要求2所述的应用处理器,其中,所述中断请求信号从中断控制器被发送并到达中央处理器的时间间隔与所述中断号信号从中断控制器被发送并通过中央处理器到达存储器的时间间隔重叠。
10.如权利要求1所述的应用处理器,其中,当接收到多个中断信号时,中断控制器被配置为根据所述多个中断信号的优先级选择所述多个中断信号中的一个中断信号作为选择的中断源,并基于选择的中断信号产生中断请求信号。
11.一种集成电路,包括:
第一中断源,被配置为产生第一中断信号并具有分配给第一中断源的第一中断号;
第二中断源,被配置为产生第二中断信号并具有分配给第二中断源的第二中断号;
中断控制器,包括主接口;
系统总线,与主接口连接,其中:
中断控制器被配置为从第一中断源接收第一中断信号并从第二中断源接收第二中断信号,并基于第一中断信号或第二中断信号产生中断请求信号,
主接口被配置为向系统总线输出关于第一中断号或第二中断号的中断号信号,
其中,中断控制器通过不使用系统总线的与中央处理器的直接通信发送中断请求信号,并且通过系统总线向中央处理器发送中断号信号。
12.如权利要求11所述的集成电路,其中:
中断控制器还包括优先级寄存器,其中,第一中断信号和第二中断信号的优先级被存储在优先级寄存器中,
当同时接收到第一中断信号和第二中断信号时,中断控制器还被配置为基于优先级寄存器中存储的第一中断信号和第二中断信号的优先级产生所述中断请求信号。
13.如权利要求11所述的集成电路,其中,中断控制器还包括中断号寄存器,其中,第一中断号或第二中断号被存储在中断号寄存器中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710881552.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种一主多从式总线
- 下一篇:一种通过DMA接收串口不定长报文的方法