[发明专利]用于锁相环的自适应数字复位装置有效
申请号: | 201710898384.7 | 申请日: | 2017-09-28 |
公开(公告)号: | CN107634760B | 公开(公告)日: | 2020-09-11 |
发明(设计)人: | 鲁建壮;陈小文;刘胜;郭阳;万江华;陈胜刚;王耀华;刘宗林;雷元武;吴虎成 | 申请(专利权)人: | 中国人民解放军国防科技大学 |
主分类号: | H03L7/18 | 分类号: | H03L7/18 |
代理公司: | 湖南兆弘专利事务所(普通合伙) 43008 | 代理人: | 周长清;胡君 |
地址: | 410073 湖南*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 锁相环 自适应 数字 复位 装置 | ||
1.一种用于锁相环的自适应数字复位装置,其特征在于,包括:
系统复位检测逻辑电路(1),用于通过多个寄存器检测系统复位是否保持有效且达到期望宽度,如果是则产生有效复位脉冲给单稳电路(2);
单稳电路(2),用于接收到所述有效复位脉冲后,通过多个寄存器处于一个稳定状态,输出对应稳定状态的有效脉冲给上电延迟逻辑电路(3);
上电延迟逻辑电路(3),用于接收到所述单稳电路(2)输出的有效脉冲后进行计数,直至达到预设阈值后保持不变,输出触发脉冲给PLL复位产生逻辑电路(4);
PLL复位产生逻辑电路(4),用于接收到所述上电延迟逻辑电路(3)输出的触发脉冲后,产生所需宽度的复位脉冲。
2.根据权利要求1所述的用于锁相环的自适应数字复位装置,其特征在于,所述系统复位检测逻辑电路(1)包括用于检测系统复位信号的寄存器链(11)以及用于判别系统复位持续状态的第一判断逻辑单元(12),所述寄存器链(11)由多个第一寄存器(111)依次连接构成,所述寄存器链(11)的输入端接入系统复位信号作为链头,所述寄存器链(11)中各所述第一寄存器(111)的输出端分别连接至所述第一判断逻辑单元(12)的输入端,所述第一判断逻辑单元(12)的输出端输出有效复位脉冲或无效复位脉冲。
3.根据权利要求2所述的用于锁相环的自适应数字复位装置,其特征在于:所述判断逻辑单元(12)具体由各所述第一寄存器(111)的输出状态判断系统复位信号的持续状态,如果判断到在所述寄存器链(11)中系统复位信号持续有效了指定拍数,输出有效复位脉冲,否则输出无效脉冲。
4.根据权利要求1或2或3所述的用于锁相环的自适应数字复位装置,其特征在于:所述单稳电路(2)包括寄存器组(21)以及用于判断所述寄存器组(21)的稳定状态的第二判断逻辑单元(22),所述寄存器组(21)由多个第二寄存器(211)连接构成,各所述第二寄存器(211)的输出端与所述系统复位检测逻辑电路(1)的输出端经过逻辑门电路后连接至对应的所述第二寄存器(211)的输入端,各所述第二寄存器(211)的输出端分别连接至所述第二判断逻辑单元(22)的输入端,所述第二判断逻辑单元(22)的输出端输出有效脉冲或无效脉冲。
5.根据权利要求4所述的用于锁相环的自适应数字复位装置,其特征在于:所述寄存器组(21)接收到所述系统复位检测逻辑电路(1)输出的有效复位脉冲后保持为输出稳定值,经过所述第二判断逻辑单元(22)输出有效脉冲。
6.根据权利要求1或2或3所述的用于锁相环的自适应数字复位装置,其特征在于:所述上电延迟逻辑电路(3)包括第三寄存器(31)以及分别与所述第三寄存器(31)连接的第一加1逻辑单元(32)和第三判断逻辑(33),所述第三寄存器(31)接入所述单稳电路(2)的输出脉冲,如果为有效脉冲,所述第三寄存器(31)通过所述第一加1逻辑单元(32)进行加1计数,由所述第三判断逻辑(33)判断计数是否达到预设阈值,如果是,保持当前计数值不变,输出触发脉冲给所述PLL复位产生逻辑电路(4)。
7.根据权利要求6所述的用于锁相环的自适应数字复位装置,其特征在于:所述第三寄存器(31)接收到所述单稳电路(2)输出脉冲为无效脉冲时,处于复位状态,若接收到所述单稳电路(2)的输出脉冲由无效脉冲变为有效脉冲时,开始进行加1计数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科技大学,未经中国人民解放军国防科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710898384.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种自适应环路带宽的锁相环电路
- 下一篇:一种数字锁相环频率综合装置