[发明专利]一种PLL的分频调节方法有效
申请号: | 201711085273.0 | 申请日: | 2017-11-07 |
公开(公告)号: | CN107809241B | 公开(公告)日: | 2021-08-06 |
发明(设计)人: | 曾涛;万勇 | 申请(专利权)人: | 晶晨半导体(上海)股份有限公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18 |
代理公司: | 上海申新律师事务所 31272 | 代理人: | 俞涤炯 |
地址: | 201203 上海市浦东新区张江*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 pll 分频 调节 方法 | ||
1.一种PLL的分频调节方法,应用于嵌入式系统中,其特征在于,
提供一锁相环、处理器以及处理器频率调节器;
步骤S1、根据所述锁相环的默认分频值获取对应的多个分频频点;
步骤S2、所述处理器频率调节器于一预定采样周期内获取所述处理器的负载状态,并根据所述负载状态获得一所述处理器的目标频点;
步骤S3、根据所述目标频点在所述分频频点之间的位置,确定需要增加的虚拟频点的频率范围;
步骤S4、于所述频率范围之内计算获得多个虚拟频点对应的等效频率;
步骤S5、判断所述目标频点的频率是否与所述虚拟频点对应的等效频率相等;
若否,所述处理器频率调节器切换至对应的所述分频频点;
步骤S6、调整所述锁相环的分频值,使所述锁相环输出与所述虚拟频点对应的时钟源信号至所述处理器。
2.根据权利要求1所述的分频调节方法,其特征在于,所述步骤S1中,所述锁相环根据所述处理器的最大工作频率以及多个所述默认分频值,获取多个所述频点;
所述默认分频值的取值为1、2、4、8、16。
3.根据权利要求1所述的分频调节方法,其特征在于,在所述步骤S3中,于所述频率范围中获取一最高频点以及一最低频点,于所述最高频点以及所述最低频点之间定义N个所述虚拟频点,其中N0。
4.根据权利要求3所述的分频调节方法,其特征在于,在所述步骤S4中:
步骤S41、将所述预定采样周期均分为M个,M=N+1;
步骤S42、计算m个所述最低频点对应的频率以及M-m个所述最高频点对应的频率,以分别处理获得每个所述虚拟频点对应的等效频率;
其中,Mm0,且M、N、m均为正整数。
5.根据权利要求4所述的分频调节方法,其特征在于,在所述步骤S42中,所述处理器频率调节器处理获得所述虚拟频点所对应的频率的方法,如下式所示:
其中,fe表示所述虚拟频点所对应的等效频率,fl表示所述最低频点对应的频率,fh表示最高频点对应的频率,M表示将所述预定采用周期均分的个数,x(1、2、3…m)表示个数,Mm0,且M、m均为正整数。
6.根据权利要求1所述的分频调节方法,其特征在于,所述嵌入式系统的内核中提供一定时器,通过所述定时器将所述采样周期均分为M个,所述定时器用以在所述处理器频率调节器切换到所述分频频点时关闭。
7.根据权利要求3所述的分频调节方法,其特征在于,所述嵌入式系统的内核提供一计数器,在所述采样周期内,通过所述计数器计算m个中断,在所述m个中断中修改所述锁相环的分频值,使所述锁相环锁定在所述最低频点对应的频率;
所述计数器继续计算M-m个中断,在所述M-m个中断中修改所述锁相环的分频值,使所述锁相环锁定在所述最高频点对应的频率。
8.根据权利要求1所述的分频调节方法,其特征在于,所述处理器频率调节器的所述预定采样周期为100ms。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于晶晨半导体(上海)股份有限公司,未经晶晨半导体(上海)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711085273.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种直接数字频率合成器
- 下一篇:控制接口转换装置的倍频模块