[发明专利]三维存储器位线电容的测试方法在审
申请号: | 201711140468.0 | 申请日: | 2017-11-16 |
公开(公告)号: | CN107993949A | 公开(公告)日: | 2018-05-04 |
发明(设计)人: | 宋王琴;张顺勇;汤光敏;卢勤 | 申请(专利权)人: | 长江存储科技有限责任公司 |
主分类号: | H01L21/66 | 分类号: | H01L21/66;H01L27/11551;H01L27/11578 |
代理公司: | 北京辰权知识产权代理有限公司11619 | 代理人: | 刘广达 |
地址: | 430074 湖北省武汉市洪山区东*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 三维 存储器 电容 测试 方法 | ||
技术领域
本发明涉及半导体技术领域,尤其涉及一种三维存储器位线电容的测试方法。
背景技术
闪存是一种非易变性的存储器,是电可擦除且可编程的只读存储器的一种特殊结构,其运作原理是通过改变晶体管或存储单元的临界电压来控制门极通道的开关以达到存储数据的目的,使存储在存储器中的数据不会因电源中断而消失。闪存以其便捷、存储密度高、可靠性好等优点成为非挥发性存储器研究的热点。从二十世纪八十年代第一个闪存产品问世以来,随着技术的发展和各类电子产品对存储的需求,闪存被广泛的应用于手机、笔记本、掌上电脑和U盘等移动和通讯设备中,并占据了非挥发性半导体存储器的大部分市场份额。
如今,经历了平面型闪存存储器的发展时期,已进入了三维闪存存储器的发展热潮。而在三维存储器的制程中,特别是芯片的设计研发阶段,对芯片的电性特性进行测试分析至关重要,其中,位线电容是一个非常重要的电性参数。而三维存储器由于其结构的复杂性,需要在特定金属层上使用纳米点针台进行测试,即将两根探针分别接在特定金属层中相邻的两根位线金属上。然而,如图1至图3所示,其中,图1为特定金属层所在位置的示意图,图2为特定金属层中位线金属的截面结构示意图,图3为特定金属层的俯视图;可见,特定金属层中位线金属的宽度设计一般小于30纳米,相邻的两根位线金属之间的空间(Space)间距小于20纳米,而纳米探针台的针尖尺寸一般在40纳米至60纳米之间,因此,由于纳米探针台针尖尺寸大于特定金属层中位线金属的线宽(位线金属的宽度与相邻两个位线金属之间的空间间距之和),使得探针无法正常接触在特定金属层的单根位线金属上,从而无法测量出三维存储器位线与位线之间的电容;可见,由于三维存储器特定金属层的尺寸特点导致纳米点针台无法顺利的对其进行电容的测量。
发明内容
为解决现有技术的不足,本发明提供一种三维存储器位线电容的测试方法,包括:
提供三维存储器样品;
刻蚀所述三维存储器样品背面的衬底至剩余预设厚度的衬底;
研磨所述预设厚度的衬底至呈现钨栓塞层;
分析并确定目标位线在所述钨栓塞层中对应的钨栓塞;
在确定的钨栓塞处测量所述目标位线的电容。
可选地,使用等离子刻蚀机刻蚀所述三维存储器样品背面的衬底至剩余预设厚度的衬底。
可选地,所述预设厚度介于50纳米至200纳米之间。
可选地,采用化学机械研磨工艺研磨所述预设厚度的衬底至呈现钨栓塞层。
可选地,所述分析并确定目标位线在所述钨栓塞层中对应的钨栓塞之前,还包括:清洗呈现所述钨栓塞层的三维存储器样品,并使用加热台烘烤。
可选地,使用纳米点针台在确定的钨栓塞处测量所述目标位线的电容。
本发明的优点在于:
本发明中,通过从三维存储器的背面开始处理,即从背面刻蚀硅衬底并研磨至钨栓塞层,并对三维存储器的结构进行分析,从而在钨栓塞层找到目标位线对应的钨栓塞,进而使用纳米点针台在找到的钨栓塞处对目标位线的电容进行测量,其不仅确保了钨栓塞层不会受到损坏,而且实现了基于纳米点针台对三维存储器位线电容的测量。
附图说明
通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本发明的限制。而且在整个附图中,用相同的参考符号表示相同的部件。在附图中:
附图1为本发明提供的特定金属层所在位置的示意图;
附图2为本发明提供的位线金属截面结构示意图;
附图3为本发明提供的特定金属层的俯视图;
附图4为本发明提供的一种三维存储器位线电容的测试方法流程图;
附图5为本发明提供的钨栓塞层所在位置的示意图;
附图6为本发明提供的钨栓塞层的仰视图。
具体实施方式
下面将参照附图更详细地描述本公开的示例性实施方式。虽然附图中显示了本公开的示例性实施方式,然而应当理解,可以以各种形式实现本公开而不应被这里阐述的实施方式所限制。相反,提供这些实施方式是为了能够更透彻地理解本公开,并且能够将本公开的范围完整的传达给本领域的技术人员。
根据本发明的实施方式,提供一种三维存储器位线电容的测试方法,如图4所示,包括:
提供三维存储器样品;
刻蚀三维存储器样品背面的衬底至剩余预设厚度的衬底;
研磨预设厚度的衬底至呈现钨栓塞层;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长江存储科技有限责任公司,未经长江存储科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711140468.0/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造