[发明专利]FPGA顶层网表的创建方法、装置、计算机设备及介质有效
申请号: | 201711309444.3 | 申请日: | 2017-12-11 |
公开(公告)号: | CN107944183B | 公开(公告)日: | 2021-07-20 |
发明(设计)人: | 刘蒲霞 | 申请(专利权)人: | 深圳市紫光同创电子有限公司 |
主分类号: | G06F30/343 | 分类号: | G06F30/343 |
代理公司: | 深圳市精英专利事务所 44242 | 代理人: | 刘贻盛 |
地址: | 518000 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | fpga 顶层 创建 方法 装置 计算机 设备 介质 | ||
1.一种FPGA顶层网表的创建方法,其特征在于,所述方法包括:
根据预先定义的划分标准,将若干个单元电子器件划分为同一模块;
将划分的同一模块通过不同层级的表述分别进行定义;
将划分的所述模块映射到对应层级下的格点单元;
验证不同层级中所述格点单元中的同一模块的对等性;
当不同层级中所述格点单元中的同一模块的对等性为完全对等时,分别将每个层级下的所有格点单元定义为顶层网表;
根据所述单元电子器件的实际连线及功能,验证所述格点单元中的模块与所述若干个单元电子器件的对等性;
当验证的所述对等性为完全对等时,将所有所述格点单元定义为顶层网表;
验证不同层级中的所述顶层网表中的同一模块的对等性;
其中,所述验证所述格点单元中的模块与所述若干个单元电子器件的对等性的步骤包括:
按照层级由低到高的顺序,分别验证相邻层级中同一模块的对等性,所述不同层级中的最低层级为所述单元电子器件所对应的层级。
2.根据权利要求1所述的方法,其特征在于,所述将所有所述格点单元定义为顶层网表的步骤包括:
定义所述顶层网表的表名及每个所述格点单元的坐标。
3.根据权利要求1或2任一项所述的方法,其特征在于,所述同一模块中的若干个单元电子器件包括寄存器,还包括与非门或或非门中的至少一种。
4.一种FPGA顶层网表的创建装置,其特征在于,所述装置包括:
划分模块,用于根据预先定义的划分标准,将若干个单元电子器件划分为同一模块;将划分的同一模块通过不同层级的表述分别进行定义;
映射模块,用于将划分的所述模块映射到对应层级下的格点单元;
验证不同层级中所述格点单元中的同一模块的对等性;
当不同层级中所述格点单元中的同一模块的对等性为完全对等时,分别将每个层级下的所有格点单元定义为顶层网表;
验证模块,用于根据所述单元电子器件的实际连线及功能,验证所述格点单元中的模块与所述若干个单元电子器件的对等性;
网表定义模块,用于当验证的所述对等性为完全对等时,将所有所述格点单元定义为顶层网表;验证不同层级中的所述顶层网表中的同一模块的对等性;
其中,所述验证所述格点单元中的模块与所述若干个单元电子器件的对等性的步骤包括:
按照层级由低到高的顺序,分别验证相邻层级中同一模块的对等性,所述不同层级中的最低层级为所述单元电子器件所对应的层级。
5.根据权利要求4所述的装置,其特征在于,所述网表定义模块具体用于:
定义所述顶层网表的表名及每个所述格点单元的坐标。
6.一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时实现如权利要求1至3中任一项的FPGA顶层网表的创建方法。
7.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述程序被处理器执行时实现如权利要求1至3任一项所述方法中的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市紫光同创电子有限公司,未经深圳市紫光同创电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711309444.3/1.html,转载请声明来源钻瓜专利网。