[发明专利]基于混合功能存储单元的可编程器件结构有效
申请号: | 201711329510.3 | 申请日: | 2017-12-13 |
公开(公告)号: | CN108182303B | 公开(公告)日: | 2020-08-28 |
发明(设计)人: | 刘成利;王海力;陈子贤;马明 | 申请(专利权)人: | 京微齐力(北京)科技有限公司 |
主分类号: | G06F30/34 | 分类号: | G06F30/34;G06F117/08 |
代理公司: | 北京亿腾知识产权代理事务所(普通合伙) 11309 | 代理人: | 陈霁 |
地址: | 100080 北京市海淀区北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 混合 功能 存储 单元 可编程 器件 结构 | ||
1.一种基于混合功能存储单元的可编程器件结构,其特征在于,包括:存储单元SRAM和混合功能单元;其中,
存储单元SRAM包括:n个寄存器单元和至少一个选择控制位,其中n=2^x,x为自然数;
所述寄存器单元根据所述选择控制位选择,当所述选择控制位选择所述混合功能单元用作查找表时,实现逻辑功能;或当所述选择控制位选择所述混合功能单元用作多路选择器时,实现选路功能;
所述混合功能单元包括:输入选择单元、控制选择单元、混合模块和多路选择模块;其中,
所述输入选择单元包括:2n个二选一单元,其两个输入端与所述寄存器单元一一对应相连,输出混合输入位;
所述控制选择单元包括:k个二选一单元,其中k=1+x,其第一输入端与所述寄存器单元的输出对应相连,第二输入端接收来自外部的输入信号,输出混合选择位。
2.根据权利要求1所述的结构,其特征在于,所述选择控制位置为第一标记位时,将所述混合功能单元用作查找表,实现逻辑功能;所述选择控制位置为第二标记位时,将所述混合功能单元用作多路选择器,实现选路功能。
3.根据权利要求1所述的结构,其特征在于,所述混合模块包括:k层COMS传输门;
第一层为2n个COMS传输门,其中相邻两个COMS传输门为一组,每组的第一个COMS传输门的输入端与其中一个所述输入选择单元的输出正向相连,每组的第二个COMS传输门的输入端与其中一个所述输入选择单元的输出反向相连,每组的两个COMS传输门输出端相连,作为整组的共同输出;
第二层为n个COMS传输门,其中相邻两个COMS传输门为一组,每组的第一个COMS传输门的输入端与上一层的一组输出正向相连,每组的第二个COMS传输门与上一层的另一组输出反向相连,每组的两个COMS传输门输出端相连,作为整组的共同输出;
以此类推,直至第k层为2个COMS传输门,第一个COMS传输门的输入端与上一层的一组输出正向相连,第二个COMS传输门与上一层的另一组输出反向相连,两个COMS传输门输出端相连,作为共同输出。
4.根据权利要求3所述的结构,其特征在于,所述混合模块中的k层COMS传输门,每层COMS传输门由一个混合选择位控制其导通。
5.根据权利要求1所述的结构,其特征在于,所述多路选择模块包括:x个多路选择器;
所述多路选择器包括:k层COMS传输门;
第一层为2n个COMS传输门,其中相邻两个COMS传输门为一组,每组的第一个COMS传输门的输入端正向接收外部选路输入信号,每组的第二个COMS传输门的输入端反向接收外部选路输入信号,每组的两个COMS传输门输出端相连,作为整组的共同输出;
第二层为n个COMS传输门,其中相邻两个COMS传输门为一组,每组的第一个COMS传输门的输入端与上一层的一组输出正向相连,每组的第二个COMS传输门与上一层的另一组输出反向相连,每组的两个COMS传输门输出端相连,作为整组的共同输出;
以此类推,直至第k层为2个COMS传输门,第一个COMS传输门的输入端与上一层的一组输出正向相连,第二个COMS传输门与上一层的另一组输出反向相连,两个COMS传输门输出端相连,作为共同输出。
6.根据权利要求5所述的结构,其特征在于,所述多路选择模块中的k层COMS传输门,每层COMS传输门由一个所述存储单元SRAM控制其导通。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京微齐力(北京)科技有限公司,未经京微齐力(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711329510.3/1.html,转载请声明来源钻瓜专利网。