[实用新型]一种基于NandFlash存储器多通道的存储阵列控制装置有效
申请号: | 201720982537.1 | 申请日: | 2017-08-08 |
公开(公告)号: | CN207008602U | 公开(公告)日: | 2018-02-13 |
发明(设计)人: | 张涛;周洋;武恒基;吕景成 | 申请(专利权)人: | 鸿秦(北京)科技有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 北京高文律师事务所11359 | 代理人: | 徐江华 |
地址: | 100085 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 nandflash 存储器 通道 存储 阵列 控制 装置 | ||
1.一种基于NandFlash存储器多通道的存储阵列控制装置,其特征在于:包括嵌入式微处理器,通过片内高速互联总线将各个外设模块与嵌入式微处理器连接,所述外设模块包括SATA控制器、NandFlash控制器、DDR2SDRAM控制器、JTAG调试接口、AHB/APB bridge、密码算法模块、DMA控制器、片上RAM控制器、SPI flash控制器,AHB/APB bridge将片内高速互联总线与片内低功耗互联总线相连接,所述片内低功耗互联总线上连接有中断控制器、定时器、看门狗、串口、GPIO,从而构建一个完整的片上系统;具体包括如下模块:
微处理器:龙芯LS232微处理器,MIPS指令系统,32位,32KB一级高速缓存,64位浮点处理单元;
AHB BUS:片内高速互联总线;
AHB/APB bridge:片内高速互联总线到低速互联总线的转换桥;
APB BUS:片内低功耗互联总线;
JTAG调试接口:在线硬件调试支持模块;
SATA控制器:主机系统和盘控芯片之间的接口;
NandFlash控制器:NandFlash存储器和盘控芯片之间的接口;
DMA控制器:用于大数据量加解密操作时的数据流控制;
DDR2SDRAM控制器:提供盘控芯片与DDR2SDRAM存储器之间的接口;
SPI flash控制器:外部SPI flash存储器控制器;
On-chip RAM:片内RAM,容量为2Mbit,与片上RAM控制器相连接;
中断控制器:支持电平和边沿触发模式;
定时器:32位高精度定时器;
看门狗:32位的看门狗定时器;
串口:兼容16550;
GPIO:通用IO端口。
2.根据权利要求1所述的基于NandFlash存储器多通道的存储阵列控制装置,其特征在于:所述存储阵列控制装置位于主机SATA端到NandFlash存储芯片端之间,将主机发送的SATA命令进行解析,转换成NandFlash芯片的指令,将数据写入或读出NandFlash,完成固态盘和主机间的数据传输,在主机和存储阵列控制装置之间设置有读写缓存SDRAM。
3.根据权利要求1所述的基于NandFlash存储器多通道的存储阵列控制装置,其特征在于:存储阵列控制装置采用控制引脚与数据引脚同时共用的架构,能够同时控制多片NandFlash存储器;设置有多条Flash通道,对通道内部,使用流水线方式,在一片Flash器件工作时,对其他Flash进行读或写操作,在时间上实现数据总线的复用;在通道间,使用并行传输技术,各通道之间相互独立、互不影响,多个通道能够并发工作,同时实现了速度和容量的提升。
4.根据权利要求3所述的基于NandFlash存储器多通道的存储阵列控制装置,其特征在于:所述Flash器件工作时通过Flash时序控制器驱动,所述Flash时序控制器与存储阵列控制装置相连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿秦(北京)科技有限公司,未经鸿秦(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720982537.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种手机软件自动测试装置
- 下一篇:一种硬钎焊用助焊膏及其制备方法