[实用新型]一种数模混合多环路衬底动态偏置LDO电路有效
申请号: | 201721345338.6 | 申请日: | 2017-10-16 |
公开(公告)号: | CN207301846U | 公开(公告)日: | 2018-05-01 |
发明(设计)人: | 段志奎;王志敏;樊耘;于昕梅;陈建文;李学夔;谭海曙;朱珍;王东 | 申请(专利权)人: | 佛山科学技术学院 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 广州嘉权专利商标事务所有限公司44205 | 代理人: | 朱继超 |
地址: | 528000 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 数模 混合 环路 衬底 动态 偏置 ldo 电路 | ||
1.一种数模混合多环路衬底动态偏置LDO电路,包括:功率管MP,其特征在于,还包括:pMOS管M1、M3、M5、nMOS管M2、M4、M6、M7、M8、运算放大器AMP、非门INV1、INV2、INV3、INV4、INV5、INV6、与门AND1、AND2,所述pMOS管M1、M3、功率管MP的源极分别与电源VDD连接,所述pMOS管M1的栅极与所述非门INV3的输出端连接,所述非门INV3的输入端与所述与门AND2的输出端连接,所述与门AND2的一输入端与所述非门INV4的输出端连接,所述与门AND2的另一输入端分别与所述非门INV4的输入端、所述非门INV5的输出端连接,所述非门INV4的输入端与所述非门INV5的输出端连接,所述非门INV5的输入端与所述非门INV6的输出端连接,所述非门INV6的输入端、所述nMOS管M4的源极、所述nMOS管M6的漏极、所述pMOS管M5的漏极均连接于第二节点,所述nMOS管M2、M4的漏极、所述功率管MP的栅极、所述pMOS管M1、M3的漏极、所述非门INV2的输入端均连接于第一节点,所述非门INV2的输出端分别与所述非门INV1的输入端、所述与门AND1的一输入端连接,所述非门INV1的输出端与所述与门AND1的另一输入端连接,所述与门AND1的输出端与所述nMOS管M2的栅极连接,所述功率管MP的漏极、所述pMOS管M5的源极、所述nMOS管M7的漏极、所述nMOS管M7、M8的栅极均连接于所述LDO电路的电压输出端,所述nMOS管M7的源极、所述运算放大器的反相输入端、所述nMOS管M8的漏极均连接于第三节点,所述运算放大器AMP的输出端与所述功率管MP的衬底连接,所述运算放大器AMP的同相输入端与基准电压连接,所述pMOS管M3、M5、nMOS管M4、M6的栅极均连接偏置电压,所述pMOS管M1、M3的衬底分别与电源VDD连接,所述nMOS管M2、M4、M6、M7、M8的衬底分别与地GND连接,所述nMOS管M2、M6、M8的源极分别与地GND连接。
2.根据权利要求1所述的一种数模混合多环路衬底动态偏置LDO电路,其特征在于:所述功率管MP为pMOS管。
3.根据权利要求1或2所述的一种数模混合多环路衬底动态偏置LDO电路,其特征在于:所述基准电压为带隙基准电路的输出电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于佛山科学技术学院,未经佛山科学技术学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721345338.6/1.html,转载请声明来源钻瓜专利网。