[发明专利]用于结构上的解聚的存储级存储器的机制有效
申请号: | 201780049157.5 | 申请日: | 2017-08-15 |
公开(公告)号: | CN109565523B | 公开(公告)日: | 2022-08-19 |
发明(设计)人: | M·K·纳奇姆苏;M·J·库马尔 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H04L67/1097 | 分类号: | H04L67/1097;H04L47/70;H04L67/02;G06F3/06 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 张立达;王英 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 结构 解聚 存储 存储器 机制 | ||
1.一种用于提供存储器访问请求的方法,所述方法包括:
在第一存储器组件中组成存储器资源以供处理器访问,其中,所述存储器资源包括远离所述处理器的至少一个存储器设备,并且所述第一存储器组件包括至少一个动态随机存取存储器(DRAM)设备,其中,所述远离意味着所述至少一个存储器设备与所述处理器分开,并且存在至少一个交换结构耦合在所述至少一个存储器设备和所述处理器之间;
配置所述处理器以形成与关联于所述至少一个存储器设备的存储器区域相对应的第一存储器访问请求;
通过耦合在所述处理器和所述至少一个存储器设备之间的交换结构经由第一分组提供与所述第一存储器访问请求有关的地址信息;
将所述第一分组发送到所述至少一个存储器设备;
在所述至少一个存储器设备处,提取与所述第一存储器访问请求有关的所述地址信息,并且执行对与所述第一存储器访问请求相对应的所述至少一个存储器设备的所述第一存储器访问;以及
经由通过所述交换结构发送的第二分组,将与所述第一存储器访问相对应的数据从所述至少一个存储器设备提供到所述处理器,
其中,所述第一存储器组件包括存储级存储器(SCM)。
2.如权利要求1所述的方法,其中,所述第一存储器组件包括字节可寻址存储器。
3.如权利要求1所述的方法,其中,所述第一存储器组件包括至少一个动态随机存取存储器(DRAM)双列直插式存储器模块(DIMM)。
4.一种用于提供存储器访问请求的系统,所述系统包括:
第一存储器组件,其中,所述第一存储器组件包括至少一个动态随机存取存储器(DRAM)设备;
至少一个处理器;以及
交换结构,其用于将所述第一存储器组件通信地耦合到所述至少一个处理器,其中:
处理器用于:
在第一存储器组件中组合存储器资源以供所述处理器访问,所述存储器资源包括远离所述处理器的至少一个存储器设备,其中,所述远离意味着所述至少一个存储器设备与所述处理器分开,并且存在至少一个交换结构耦合在所述至少一个存储器设备和所述处理器之间,
提供与关联于所述至少一个存储器设备的存储器区域相对应的第一存储器访问请求,
提供与所述第一存储器访问请求有关的地址信息;
使用所述交换结构来使得第一分组被发送到所述至少一个存储器设备,所述第一分组至少包括与所述第一存储器访问请求有关的所述地址信息;并且
所述至少一个存储器设备用于:
提取与所述第一存储器访问请求有关的所述地址信息,
执行与所述第一存储器访问请求相对应的所述第一存储器访问,以及
通过所述交换结构经由第二分组使得与所述第一存储器访问相对应的数据被发送到所述处理器,
其中,所述第一存储器组件包括存储级存储器(SCM)。
5.如权利要求4所述的系统,其中,所述处理器用于:
访问接收到的所述第二分组中的所述数据。
6.如权利要求4所述的系统,其中,所述第一存储器组件包括字节可寻址存储器。
7.如权利要求4所述的系统,其中,所述第一存储器组件包括至少一个动态随机存取存储器(DRAM)双列直插式存储器模块(DIMM)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780049157.5/1.html,转载请声明来源钻瓜专利网。