[发明专利]用于存储器系统中的链路纠错的方法和设备有效
申请号: | 201780051324.X | 申请日: | 2017-07-07 |
公开(公告)号: | CN109643257B | 公开(公告)日: | 2020-07-03 |
发明(设计)人: | J·徐 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈炜;亓云 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 存储器 系统 中的 纠错 方法 设备 | ||
1.一种存储器设备,包括:
存储器组;
存储器侧接口,其被配置成
通过链路从主机接收写命令,
通过所述链路从所述主机接收写数据和写保护码,
响应于所述写命令,将所述写数据存储到所述存储器组,
通过所述链路从所述主机接收读命令,
响应于所述读命令,从所述存储器组检索读数据,以及
通过所述链路向所述主机发送所述读数据和读保护码;
存储器侧解码器,其被配置成:基于所述写保护码来检测所述写数据是否具有错误;以及
存储器侧编码器,其被配置成:基于从所述存储器组检索的读数据来生成所述读保护码,
其中,所述链路包括多条数据DQ线、用于掩码写操作中的数据掩码DM线、以及用于由所述存储器设备在读操作中提供定时的读选通时钟线,以及
其中,所述存储器侧接口被配置成
通过所述多条DQ线接收所述写数据并发送所述读数据,
通过所述读选通时钟线接收所述写保护码,以及
通过所述DM线发送所述读保护码。
2.如权利要求1所述的存储器设备,其特征在于,所述写保护码和/或所述读保护码包括奇偶校验码。
3.如权利要求1所述的存储器设备,其特征在于,所述存储器侧解码器被配置成:当在所述写数据中检测到错误时纠正所述写数据,以使得所述存储器侧接口将经纠正的写数据存储到所述存储器组。
4.如权利要求1所述的存储器设备,其特征在于,
所述存储器侧接口被配置成:通过所述DM线从所述主机接收DM数据,以及
其中,所述存储器侧解码器被配置成:基于所述写保护码来检测所述写数据和/或所述DM数据是否具有错误。
5.如权利要求1所述的存储器设备,其特征在于,所述存储器侧编码器被配置成:基于被消零的DM掩码以及所述读数据来生成所述读保护码。
6.如权利要求1所述的存储器设备,其特征在于,所述存储器侧接口被配置成:发送所述读数据和所述读保护码,以使得所述读数据的传递的结束与所述读保护码的传递的结束重合。
7.如权利要求1所述的存储器设备,其特征在于,所述写保护码和所述读保护码中的一者或两者是纠错码ECC。
8.如权利要求1所述的存储器设备,其特征在于,所述写保护码未被存储在所述存储器设备中。
9.如权利要求1所述的存储器设备,其特征在于,所述存储器设备被纳入选自包括以下各项的组的设备中:音乐播放器、视频播放器、娱乐单元、导航设备、通信设备、移动设备、移动电话、智能电话、个人数字助理、固定位置终端、平板计算机、计算机、可穿戴设备、膝上型计算机、服务器、以及机动车辆中的设备。
10.一种主机,包括:
存储器控制器,其被配置成:发出读命令和写命令;
主机侧接口,其被配置成
通过链路从所述存储器控制器向存储器设备发送所述写命令,
通过所述链路向所述存储器设备发送写数据和写保护码,
通过所述链路从所述存储器控制器向所述存储器设备发送所述读命令,
在发送所述读命令之后,通过所述链路从所述存储器设备接收读数据和读保护码,以及
将所述读数据提供给所述存储器控制器;
主机侧编码器,其被配置成:基于所述写数据来生成所述写保护码;以及
主机侧解码器,其被配置成:基于所述读保护码来检测所述读数据是否具有错误,
其中,所述链路包括多条数据DQ线、用于掩码写操作中的数据掩码DM线、以及用于由所述存储器设备在读操作中提供定时的读选通时钟线,以及
其中,所述主机侧接口被配置成:
通过所述多条DQ线发送所述写数据并接收所述读数据,
通过所述读选通时钟线发送所述写保护码,以及
通过所述DM线接收所述读保护码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780051324.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:在云系统中自动检测分布式并发错误
- 下一篇:快速系统状态克隆