[发明专利]在芯片删除校正存储器架构中提供存储器带宽压缩在审
申请号: | 201780054548.6 | 申请日: | 2017-08-18 |
公开(公告)号: | CN109661655A | 公开(公告)日: | 2019-04-19 |
发明(设计)人: | N·瓦伊德亚纳坦;L·J·布莱克伍德;M·C·A·A·黑德斯;M·R·特朗布利;C·B·韦里利 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 杨林勳 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 压缩数据块 芯片 删除 存储器带宽 校正存储器 压缩 校正 架构 存储器控制器 错误校正码 物理存储器 编码数据 错误样式 机构存储 压缩算法 压缩式 反转 引入 应用 | ||
1.一种压缩式存储器控制器CMC,其包括存储器接口,所述存储器接口经配置以经由系统总线存取系统存储器;
所述系统存储器经配置以使用芯片删除校正错误校正码ECC机制;
所述CMC经配置以进行以下操作:
接收包括未经压缩数据块的存储器写入请求;
基于所述未经压缩数据块而产生经压缩数据块;
确定所述经压缩数据块的大小是否超过压缩阈值;
响应于确定所述经压缩数据块的大小超过压缩阈值而进行以下操作:
基于所述未经压缩数据块而产生外ECC区段;及
将包括含有所述未经压缩数据块的数据区段以及所述外ECC区段的输出码字输出到所述系统存储器;及
响应于确定所述经压缩数据块的大小不超过压缩阈值而进行以下操作:
基于所述经压缩数据块而产生内ECC区段;
基于所述经压缩数据块及所述内ECC区段而产生外ECC区段;
反转所述外ECC区段的规定多个字节;及
将包括含有所述经压缩数据块的所述数据区段、所述内ECC区段及所述外ECC区段的所述输出码字输出到所述系统存储器。
2.根据权利要求1所述的CMC,其经进一步配置以进行以下操作:
接收包括存储器地址的存储器读取请求;
从所述系统存储器的所述存储器地址检索输入码字;
确定所述输入码字的外ECC区段是否指示错误;
响应于确定所述输入码字的外ECC区段并不指示错误而产生指示所述输入码字未经压缩的三元旗标;及
响应于确定所述输入码字的外ECC区段指示错误而进行以下操作:
反转所述外ECC区段的所述规定多个字节;
在反转所述规定多个字节之后确定所述外ECC区段是否指示错误;
响应于在反转所述规定多个字节之后确定所述外ECC区段并不指示错误而产生指示所述输入码字经压缩的所述三元旗标;及
响应于在反转所述规定多个字节之后确定所述外ECC区段指示错误而产生指示所述输入码字具有未知压缩状态的所述三元旗标。
3.根据权利要求2所述的CMC,其经进一步配置以响应于所述三元旗标指示所述输入码字未经压缩而提供所述输入码字的数据区段作为存储器读取结果。
4.根据权利要求2所述的CMC,其经进一步配置以响应于所述三元旗标指示所述输入码字经压缩而进行以下操作:
基于所述输入码字的数据区段而产生经解压缩数据块;及
提供所述经解压缩数据块作为存储器读取结果。
5.根据权利要求2所述的CMC,其经进一步配置以响应于所述三元旗标指示所述输入码字具有未知压缩状态而进行以下操作:
从所述系统存储器的主表读取对应于所述存储器地址的压缩指示符CI;
基于所述CI而确定所述输入码字是否经压缩;
响应于确定所述输入码字经压缩而进行以下操作:
基于所述输入码字的数据区段而产生经解压缩数据块;及
提供所述经解压缩数据块作为存储器读取结果;及
响应于确定所述输入码字未经压缩而提供所述输入码字的数据区段作为存储器读取结果。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780054548.6/1.html,转载请声明来源钻瓜专利网。