[发明专利]时序事件检测在审
申请号: | 201780094245.7 | 申请日: | 2017-06-22 |
公开(公告)号: | CN111034047A | 公开(公告)日: | 2020-04-17 |
发明(设计)人: | 阿里·帕西奥;马修·特恩奎斯特;劳里·科斯基宁 | 申请(专利权)人: | 米尼码处理器公司 |
主分类号: | H03K19/00 | 分类号: | H03K19/00;G06F1/32;G06F11/00;H03K5/19 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 李晔;石海霞 |
地址: | 芬兰*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时序 事件 检测 | ||
1.一种装置,包括:
时钟条件缓冲器,被配置为在非检测周期内将时钟条件缓冲器的输出设置为第一状态;
所述时钟条件缓冲器还被配置为在检测周期内将所述输出从所述第一状态切换到第二状态,其中,通过这两个状态中的任意一个来启用切换;以及
所述时钟条件缓冲器还被配置为保证在所述检测周期内所述输出仅向一个方向切换。
2.根据权利要求1所述的装置,其中,所述时钟条件缓冲器还被配置为缺少切换回所述方向以外其他方向的能力。
3.根据前述权利要求任一项所述的装置,其中,所述时钟条件缓冲器配置有在所述第一状态下发生的条件切换,以及
其中,所述时钟条件缓冲器配置有所述第二状态下发生的条件切换。
4.根据前述权利要求任一项所述的装置,还包括第二时钟条件缓冲器。
5.根据权利要求4所述的装置,其中,两个缓冲器并联连接。
6.根据权利要求4所述的装置,其中,两个缓冲器串联连接。
7.根据权利要求4所述的装置,其中,第一缓冲器包括第一时钟条件反相缓冲器;以及
第二缓冲器包括第二时钟条件反相缓冲器;
其中,第一时钟条件反相缓冲器和第二时钟条件反相缓冲器被配置为当缓冲器的锁存器(20)不透明时输出第一状态;
其中,所述第一时钟条件反相缓冲器被配置为将所述输出从所述第一状态切换到所述第二状态;以及
其中,所述第二时钟条件反相缓冲器被配置为将所述输出从所述第二状态切换到所述第一状态。
8.根据权利要求7所述的装置,其中,所述第一时钟条件反相缓冲器被配置为取决于状态的配置方式来进行上拉或下拉。
9.根据前述权利要求任一项所述的装置,其中,所述第二时钟条件反相缓冲器被配置为取决于状态的配置方式来进行上拉或下拉。
10.根据前述权利要求任一项所述的装置,其中,所述锁存器的检测阶段包括所述锁存器被配置为透明。
11.根据前述权利要求任一项所述的装置,其中,所述锁存器的非检测阶段包括所述锁存器被配置为不透明。
12.根据前述权利要求任一项所述的装置,其中,所述第一时钟条件反相缓冲器和第二时钟条件反相缓冲器接收所述锁存器的时钟(CLK)的反相时钟(XCLK),并且所述第一时钟条件反相缓冲器接收数据信号(D)作为输入并输出第一比较信号,其中所述第二时钟条件反相缓冲器接收所述第一比较信号作为输入并输出第二比较信号。
13.根据前述权利要求任一项所述的装置,其中,所述第一比较信号被延迟,并且是所述数据信号的反相版本,所述第二比较信号被延迟,并且是所述第一比较信号的反相版本。
14.根据前述权利要求任一项所述的装置,其中,所述时钟条件缓冲器被配置在所述锁存器的信号路径之外。
15.根据前述权利要求任一项所述的装置,其中,事件检测装置的生成块至少包括所述时钟条件缓冲器,其中所述装置包括所述事件检测装置。
16.根据前述权利要求任一项所述的装置,还包括下拉保持器,其被配置为防止由于所述第一比较信号XD的浮置逻辑电平而引起的泄漏。
17.根据前述权利要求任一项所述的装置,其中,晶体管被配置为对两个时钟条件反相缓冲器都是公共的,使得反相缓冲器的上拉路径由该公共晶体管控制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于米尼码处理器公司,未经米尼码处理器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780094245.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:网络装置的站号设定装置
- 下一篇:传感器安装装置、传感器组件和车辆