[发明专利]移位寄存器单元、其驱动方法、栅极驱动电路及显示装置有效
申请号: | 201810002722.9 | 申请日: | 2018-01-02 |
公开(公告)号: | CN107909959B | 公开(公告)日: | 2020-05-12 |
发明(设计)人: | 胡琪;敬辉;廖伟经 | 申请(专利权)人: | 京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 郭润湘 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位寄存器 单元 驱动 方法 栅极 电路 显示装置 | ||
1.一种移位寄存器单元,其特征在于,包括:输入模块、复位模块、第一防漏电模块和输出模块;其中,
所述输入模块与第一信号输入端、第一节点和上拉节点相连,用于在所述第一信号输入端的控制下将所述第一信号输入端的信号经所述第一节点提供给所述上拉节点;
所述复位模块与第二信号输入端、第一电压输入端、第二节点和所述上拉节点相连,用于在所述第二信号输入端的控制下将所述第一电压输入端的信号经所述第二节点提供给所述上拉节点;
所述第一防漏电模块与所述上拉节点、所述第一节点和所述第二节点相连,用于在所述上拉节点的控制下将所述上拉节点的信号提供给所述第一节点和所述第二节点;
所述输出模块与所述上拉节点、第一时钟信号输入端和信号输出端相连,用于在所述上拉节点的控制下将所述第一时钟信号输入端的信号提供给所述信号输出端。
2.如权利要求1所述的移位寄存器单元,其特征在于,所述输入模块,包括:第一开关晶体管;
所述第一开关晶体管的栅极与所述第一信号输入端相连,第一极经所述第一节点与所述第一信号输入端相连,第二极与所述上拉节点相连。
3.如权利要求1所述的移位寄存器单元,其特征在于,所述复位模块,包括:第二开关晶体管和第三开关晶体管;其中,
所述第二开关晶体管的栅极与所述第二信号输入端相连,第一极与所述第二节点相连,第二极与所述第一电压输入端相连;
所述第三开关晶体管的栅极与所述第二信号输入端相连,第一极与所述上拉节点相连,第二极与所述第二节点相连。
4.如权利要求1所述的移位寄存器单元,其特征在于,所述第一防漏电模块,包括:第四开关晶体管和第五开关晶体管;其中,
所述第四开关晶体管的栅极和第一极均与所述上拉节点相连,第二极与所述第一节点相连;
所述第五开关晶体管的栅极和第二极均与所述上拉节点相连,第一极与所述第二节点相连。
5.如权利要求1所述的移位寄存器单元,其特征在于,所述输出模块,包括:第六开关晶体管和电容;其中,
所述第六开关晶体管的栅极与所述上拉节点相连,第一极与所述第一时钟信号输入端相连,第二极与所述信号输出端相连;
所述电容的一端与所述上拉节点相连,另一端与所述信号输出端相连。
6.如权利要求1-5任一项所述的移位寄存器单元,其特征在于,还包括:第一下拉模块;
所述第一下拉模块与第二时钟信号输入端、所述第一电压输入端、第三节点和所述信号输出端相连,用于在所述第二时钟信号输入端的控制下将所述第一电压输入端的信号经所述第三节点提供给所述信号输出端。
7.如权利要求6所述的移位寄存器单元,其特征在于,所述第一下拉模块,包括:第七开关晶体管和第八开关晶体管;其中,
所述第七开关晶体管的栅极与所述第二时钟信号输入端相连,第一极与所述第三节点相连,第二极与所述第一电压输入端相连;
所述第八开关晶体管的栅极与所述第二时钟信号输入端相连,第一极与所述信号输出端相连,第二极与所述第三节点相连。
8.如权利要求6所述的移位寄存器单元,其特征在于,还包括:第二下拉模块;
所述第二下拉模块与所述信号输出端和所述第三节点相连,用于在所述信号输出端的控制下将所述信号输出端的信号提供给所述第三节点。
9.如权利要求8所述的移位寄存器单元,其特征在于,所述第二下拉模块,包括:第九开关晶体管;
所述第九开关晶体管的栅极和第二极均与所述信号输出端相连,第一极与所述第三节点相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司,未经京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810002722.9/1.html,转载请声明来源钻瓜专利网。