[发明专利]一种异步格雷码计数器有效
申请号: | 201810014268.9 | 申请日: | 2018-01-08 |
公开(公告)号: | CN108055034B | 公开(公告)日: | 2021-05-25 |
发明(设计)人: | 罗凌子;鲁文高;陈中建;张雅聪 | 申请(专利权)人: | 北京大学(天津滨海)新一代信息技术研究院 |
主分类号: | H03K23/60 | 分类号: | H03K23/60 |
代理公司: | 北京辰权知识产权代理有限公司 11619 | 代理人: | 刘广达 |
地址: | 300452 天津市滨海新*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 异步 格雷码 计数器 | ||
1.一种异步格雷码计数器,其特征在于,
所述异步格雷码计数器包括顺序相连的标志信号产生电路和触发器级联电路;
所述标志信号产生电路和触发器级联电路均采用D触发器;
每个所述D触发器包括正相输入端,时钟输入端,数据输出端,正相输出端,反相输出端;
所述标志信号产生电路的D触发器的反相输出端既连接自身的正相输入端,也连接所述触发器级联电路的第一级D触发器的时钟输入端;
所述触发器级联电路的每级D触发器的反相输出端连接自身的正相输入端,每级D触发器的数据输出端连接后一级D触发器的时钟输入端,最后一级D触发器的数据输出端空接。
2.根据权利要求1所述的异步格雷码计数器,其特征在于,
所述标志信号产生电路采用一个上升沿D触发器,而触发器级联电路采用串联的一个或者多个上升沿D触发器。
3.根据权利要求1所述的异步格雷码计数器,其特征在于,
所述D触发器包括两个串联的、受控条件相异的锁存器,每个锁存器的结构相同,每个锁存器均包括两个PMOS、两个NMOS、及两个反相器。
4.根据权利要求1所述的异步格雷码计数器,其特征在于,
所述D触发器包括两个串联的、受控条件相异的锁存器,每个锁存器的结构相同,每个锁存器均包括两个PMOS、两个NMOS、一个反相器及一个与非门。
5.根据权利要求1所述的异步格雷码计数器,其特征在于,
所述触发器级联电路中每级D触发器的数据输出端信号的翻转时间点与正相输出端信号Q相差半个Q的时钟周期。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学(天津滨海)新一代信息技术研究院,未经北京大学(天津滨海)新一代信息技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810014268.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种电动机端盖的一体式加工工艺
- 下一篇:一种手机终端公专网的切换方法