[发明专利]为阵列和外围信号提供信号缓冲方案的存储器及操作方法有效
申请号: | 201810035348.2 | 申请日: | 2018-01-15 |
公开(公告)号: | CN108305649B | 公开(公告)日: | 2023-07-11 |
发明(设计)人: | 玛尼诗·钱德拉·乔希;帕文德·库马尔·拉纳;阿卡什·库马尔·古普塔 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G11C8/12 | 分类号: | G11C8/12;G11C8/08;G11C7/22 |
代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 刘灿强;韩明花 |
地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 外围 信号 提供 缓冲 方案 存储器 操作方法 | ||
1.一种存储器,所述存储器包括:
多列存储器单元,被配置为接收阵列信号;
控制电路,连接到所述多列存储器单元中的每个存储器单元,以用于提供外围信号;以及
控制逻辑单元,通过分级结构的全局控制线和局部控制线来连接到控制电路和所述多列存储器单元中的每个存储器单元,
其中,控制逻辑单元适于向全局控制线和局部控制线提供具有相同极性的阵列信号,并且向全局控制线和局部控制线提供具有相同极性的外围信号,
其中,控制逻辑单元具有用于提供阵列信号和外围信号的分级结构的全局控制线和局部控制线,并且
其中,控制逻辑单元还被配置为减少全局阵列信号与全局外围信号之间的延迟。
2.根据权利要求1所述的存储器,其中,针对所述多列存储器单元中的每个存储器单元,控制逻辑单元包括解码器、缓冲器和再缓冲器中的至少一种。
3.根据权利要求2所述的存储器,其中,再缓冲器连接在所述多列存储器单元中的每个存储器单元中的全局控制线之间,其中,存储器单元的数量超过预定数量。
4.根据权利要求1所述的存储器,其中,局部控制线中的每条局部控制线被配置为通过局部控制线中具有相同类型和不同类型中的一种类型的平行金属位线来提供局部控制信号。
5.根据权利要求1所述的存储器,所述存储器还包括再缓冲器,再缓冲器被配置为提供用于生成局部阵列信号和局部外围信号的双侧局部缓冲的信号。
6.根据权利要求1所述的存储器,其中,控制逻辑单元具有用于提供阵列信号和外围信号的分级结构的全局控制线和局部控制线,并且
其中,控制逻辑单元还被配置为减少局部阵列信号与局部外围信号之间的延迟。
7.一种存储器,所述存储器包括:
全局阵列信号生成器,被配置为生成全局阵列信号;
局部阵列信号生成器,连接到全局阵列信号生成器,并且被配置为从全局阵列信号生成器接收全局阵列信号并生成局部阵列信号;
全局外围信号生成器,被配置为生成全局外围信号;
局部外围信号生成器,连接到全局外围信号生成器,并且被配置为接收全局外围信号并生成局部外围信号;
多列存储器单元;
控制电路,通过局部外围信号生成器连接到所述多列存储器单元中的每个存储器单元;以及
控制逻辑单元,通过分级结构的全局控制线和局部控制线来连接到控制电路和所述多列存储器单元中的每个存储器单元,
其中,控制逻辑单元被配置为向全局控制线和局部控制线提供具有彼此相同的极性的全局阵列信号和局部阵列信号,并且向全局控制线和局部控制线提供具有相同的极性的全局外围信号和局部外围信号,
其中,控制逻辑单元具有用于提供阵列信号和外围信号的分级结构的全局控制线和局部控制线,并且
其中,控制逻辑单元还被配置为减少全局阵列信号与全局外围信号之间的延迟。
8.根据权利要求7所述的存储器,其中,局部阵列信号生成器还被配置为基于全局阵列信号生成局部阵列信号,并且
局部外围信号生成器还被配置为基于全局外围信号生成局部外围信号。
9.根据权利要求7所述的存储器,其中,针对所述多列存储器单元中的每个存储器单元,控制逻辑单元包括解码器、缓冲器和再缓冲器中的至少一种。
10.根据权利要求9所述的存储器,其中,再缓冲器连接在所述多列存储器单元中的每个存储器单元中的全局控制线之间,其中,存储器单元的数量超过预定数量。
11.根据权利要求7所述的存储器,其中,局部控制线中的每条局部控制线被配置为通过局部控制线中具有相同类型和不同类型中的一种类型的平行金属位线来提供局部控制信号,其中,存储器单元的数量超过预定数量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810035348.2/1.html,转载请声明来源钻瓜专利网。