[发明专利]一种同步计数器在审
申请号: | 201810115800.6 | 申请日: | 2018-02-06 |
公开(公告)号: | CN110120810A | 公开(公告)日: | 2019-08-13 |
发明(设计)人: | 李志刚 | 申请(专利权)人: | 长沙泰科阳微电子有限公司 |
主分类号: | H03K23/40 | 分类号: | H03K23/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 410000 湖南省长沙市经济技术开发区*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 触发器 输入端 输出端 二输入与非门 状态输出端 二输入或非门 同步计数器 非门 | ||
1.一种同步计数器,其特征在于,包括输入端COUNTER ENABLE、输入端CLOCK、输出端CARRY、输出端CARRY_B、状态输出端Q0、状态输出端Q1、状态输出端Q2、状态输出端Q3、第一触发器DFF1、第二触发器DFF2、第三触发器DFF3、第四触发器DFF4、第五触发器DFF5、第一二输入与非门ND1、第一二输入或非门NR1、第二二输入与非门ND2、第三二输入与非门ND3、第二二输入或非门NR2和第三二输入或非门NR3、第一非门INV1,其中,所述第一触发器DFF1、所述第二触发器DFF2、所述第四触发器DFF4的输入端和输出端分别包括输入端EN1和输入端T1以及输出端Q1和输出端QN1,所述第三触发器DFF3和第五触发器DFF5的输入端和输出端分别包括输入端ENB和输入端T2以及输出端Q2和输出端QN2,所述输入端COUNTER ENABLE分别与所述第一触发器DFF1的输入端EN1、所述第一二输入与非门ND1的第二输入端以及所述第二触发器DFF2的输入端EN1连接,所述输入端CLOCK分别与所述第一触发器DFF1的输入端T1、所述第二触发器DFF2的输入端T1、所述第三触发器DFF3的输入端T2、所述第四触发器DFF4的输入端T1以及第五触发器DFF5的输入端T2连接,所述第一触发器DFF1的输出端Q1分别与所述输出端CARRY、所述第一二输入与非门ND1的第一输入端和所述第二二输入与非门ND2的第一输入端连接,所述第一触发器DFF1的输出端QN1分别与所述输出端CARRY_B、所述第一二输入或非门NR1的第一输入端和所述第二二输入或非门NR2的第一输入端连接,所述第一二输入与非门ND1的输出端与所述第三触发器DFF3的输入端ENB连接,所述第三触发器DFF3的输出端QN2分别与所述第一二输入或非门NR1的第二输入端和所述第三二输入或非门NR3的第一输入端连接,所述第四触发器DFF4的输出端QN1与所述第三二输入或非门NR3的第二输入端连接,所述第三二输入或非门NR3的输出端分别与所述第二二输入与非门ND2的第二输入端和所述第三二输入与非门ND3的第一输入端连接,所述第二二输入与非门ND2的输出端与所述第五触发器DFF5的输入端ENB连接,所述第五触发器DFF5的输出端QN2与所述第一非门INV1的输入端连接,所述第一非门INV1的输出端与所述第三二输入与非门ND3的第二输入端连接,所述第三二输入与非门ND3的输出端与所述第二二输入或非门NR2的第二输入端连接,所述第二触发器DFF2的输出端Q1、所述第三触发器DFF3的输出端Q2、所述第四触发器DFF4的输出端Q1和所述第五触发器DFF5的输出端Q2分别连接有状态输出信号Q0、状态输出信号Q1、状态输出信号Q2和状态输出信号Q3。
2.根据权利要求1所述的一种同步计数器,其特征在于,所述第一触发器DFF1、所述第二触发器DFF2和所述第四触发器DFF4均为带有EN控制端的T型触发器,所述第三触发器DFF3和所述第五触发器DFF5均为带有ENB控制端的T型触发器,其中,所述第一触发器DFF1、所述第二触发器DFF2和所述第四触发器DFF4均为EN控制端的T型触发器。
3.根据权利要求2所述的一种同步计数器,其特征在于,所述同步计数器单独使用一个T型触发器产生两路差分输出的进位信号CARRY和CARRY_B,并且交替使用EN控制端的T型触发器和ENB控制端的T型触发器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙泰科阳微电子有限公司,未经长沙泰科阳微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810115800.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:兼容型接口模块
- 下一篇:一种分路实现高速数据累加电路