[发明专利]高速内部迟滞型比较器在审
申请号: | 201810223604.0 | 申请日: | 2018-03-19 |
公开(公告)号: | CN108449077A | 公开(公告)日: | 2018-08-24 |
发明(设计)人: | 王维宇;魏郁忠 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | H03K5/24 | 分类号: | H03K5/24;H03M1/12 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 王珊珊 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 迟滞型比较器 差动放大器 晶体管控制 提供单元 源负载 晶体管 区时 阻抗 响应 | ||
1.一种高速内部迟滞型比较器,包括:
一差动放大器,包括:
一有源负载,耦接该差动放大器的电源端以及输出端,该有源负载包括:
一第一晶体管,其第一端与第二端分别耦接该差动放大器的电源端与该差动放大器的第一输出端;
一第二晶体管,其第一端与第二端分别耦接该差动放大器的电源端与该差动放大器的第二输出端,该第二晶体管的控制端还耦接该第一晶体管的第二端;
一第一阻抗提供单元,耦接于该第一晶体管的控制端与该第二晶体管的控制端之间,提供一第一阻抗;
一第三晶体管,其第一端与第二端分别耦接该差动放大器的电源端与该差动放大器的第二输出端;
一第四晶体管,其第一端与第二端分别耦接该差动放大器的电源端与该差动放大器的第一输出端,该第四晶体管的控制端还耦接该第三晶体管的第二端;以及
一第二阻抗提供单元,耦接于该第三晶体管的控制端与该第四晶体管的控制端之间,提供一第二阻抗。
2.如权利要求1所述的高速内部迟滞型比较器,其中该第一阻抗提供单元以及该第二阻抗提供单元使得该差动放大器的该输出端的一输出阻抗于小信号模型中具有电感性负载的特性。
3.如权利要求1所述的高速内部迟滞型比较器,其中该第一阻抗提供单元与该第二阻抗提供单元分别包括一电阻。
4.如权利要求1所述的高速内部迟滞型比较器,其中该第一阻抗提供单元与该第二阻抗提供单元分别包括一晶体管。
5.如权利要求1所述的高速内部迟滞型比较器,其中该差动放大器还包括:
一差动对,耦接该有源负载以及该差动放大器的电流端,接收一差动输入信号。
6.如权利要求5所述的高速内部迟滞型比较器,其中该差动输入信号的传输速率大于等于6Gb/s。
7.如权利要求1所述的高速内部迟滞型比较器,还包括:
一电流源电路,耦接该差动放大器的电流端。
8.如权利要求1所述的高速内部迟滞型比较器,还包括:
一输出级电路,耦接该差动放大器的第一输出端与该差动放大器的第二输出端,根据该差动放大器的第一输出端与该差动放大器的第二输出端的信号于该差动放大器的输出端输出一比较信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810223604.0/1.html,转载请声明来源钻瓜专利网。