[发明专利]使用受控反相时钟的低功耗集成时钟门控单元在审
申请号: | 201810270897.8 | 申请日: | 2018-03-29 |
公开(公告)号: | CN108696273A | 公开(公告)日: | 2018-10-23 |
发明(设计)人: | 林政贤;M.贝尔津斯 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | H03K19/00 | 分类号: | H03K19/00;H03K3/012;H03K3/356 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 邵亚丽 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 反相时钟信号 反相输出信号 输入条件 低功率 控制逻辑电路 电路 配置 使能 时钟门控单元 时钟门控 锁存电路 低功耗 耦合到 反相 受控 锁存 | ||
实施例包括集成时钟门控(ICG)单元。所述低功率ICG单元可以包括输入条件确定电路,其被配置为生成临时反相时钟信号和反相输出信号。所述低功率ICG单元可以包括使能控制逻辑电路,其被配置为从输入条件确定电路接收所述临时反相时钟信号和所述反相输出信号。所述低功率ICG单元可以包括耦合到所述使能控制逻辑电路并且被配置为锁存至少取决于所述反相输出信号和所述临时反相时钟信号的输入值的锁存电路。所述输入条件确定电路被配置为仅在需要时才生成所述临时反相时钟信号。
技术领域
本公开涉及数字电路,并且更具体地,涉及使用受控反相时钟的低功率集成时钟门控单元。
背景技术
时钟门控是用于通过时钟使能信号关闭数字电路模块的时钟来降低时钟功率的常用技术。诸如集成时钟门控单元(ICG)之类的常规方法仅在ICG被使能时才通过传递时钟信号来降低时钟功率。常规ICG使用时钟信号来控制锁存器,因此消耗显著的时钟切换功率。常规ICG可以使用时钟和反相时钟信号来将使能数据信号传递到锁存器。由于ICG在每次时钟切换时切换(toggling),所以使用反相时钟增加了时钟功率。
发明内容
实施例包括低功率集成时钟门控(ICG)单元。低功率ICG单元可以包括输入条件确定电路,其被配置为生成临时反相时钟信号和反相输出信号。低功率ICG单元可以包括使能控制逻辑电路,其被配置为从输入条件确定电路接收临时反相时钟信号和反相输出信号。低功率ICG单元可以包括耦合到使能控制逻辑电路并且被配置为至少取决于反相输出信号和临时反相时钟信号锁存输入值的锁存电路。输入条件确定电路被配置为仅在需要时才生成临时反相时钟信号。
附图说明
根据参考附图进行的以下详细描述,本公开的前述和附加特征和优点将变得更加显而易见,其中:
图1是根据一些实施例的低功率集成时钟门控单元的示例框图。
图2A是根据一些实施例的图1的低功率集成时钟门控单元的输入条件确定电路的示例电路图。
图2B是根据一些实施例的图1的低功率集成时钟门控单元的使能逻辑和锁存电路的示例电路图。
图3是根据一些实施例的图1的低功率集成时钟门控单元的输入条件确定电路的另一示例电路图。
图4是根据一些实施例的图1的低功率集成时钟门控单元的使能逻辑和锁存电路的另一示例电路图。
图5是与图3和图4的示例性电路图相关联的各种信号的示例波形图。
图6示出了在特定的状态的图3的示例电路图。
图7示出了在特定的状态的图4的示例电路图。
图8示出了在特定的不同的状态的图3的示例电路图。
图9示出了在特定的不同的状态的图4的示例电路图。
图10是根据一些实施例的包括图1的低功率集成时钟门控单元的计算机系统的示例框图。
具体实施方式
现在将详细参考各种实施例,其示例在附图中示出。在以下详细描述中,阐述了许多具体细节以使得能够彻底理解实施例。然而,应该理解的是,本领域普通技术人员可以在没有这些具体细节的情况下实施实施例。在其他情况下,没有详细描述公知的方法、过程、组件、路和网络,以免不必要地模糊实施例的方面。
应该理解的是,虽然本文可以使用术语第一、第二等来描述各种元件,但是这些元件不应该被这些术语限制。这些术语仅用于区分一个元件和另一个元件。例如,第一电路可以被称为第二电路,并且类似地,第二电路可以被称为第一电路,而不背离实施例的范围。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810270897.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:线性触控开关
- 下一篇:一种指数型流控忆阻器的电路模型