[发明专利]一种产生两路延时的单延时链电路在审
申请号: | 201810419782.0 | 申请日: | 2018-05-04 |
公开(公告)号: | CN108566180A | 公开(公告)日: | 2018-09-21 |
发明(设计)人: | 冯博;梁福田;王鑫喆;朱晨曦;朱宇龙;金革 | 申请(专利权)人: | 中国科学技术大学 |
主分类号: | H03K5/15 | 分类号: | H03K5/15 |
代理公司: | 北京凯特来知识产权代理有限公司 11260 | 代理人: | 郑立明;郑哲 |
地址: | 230026 安*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 缓冲电路 选择器 延时链 两路 输入端连接 输出端 电路 延时 主链 输出信号 延时信号 选通 相位相反 输出 传统的 抽出 | ||
1.一种产生两路延时的单延时链电路,其特征在于,包括:延时链主链、第一缓冲电路、第二缓冲电路、第一选择器与第二选择器;其中:
所述延时链主链的奇数输出端均与所述第一缓冲电路的输入端连接,所述延时链主链的偶数输出端均与所述第二缓冲电路的输入端连接;
所述第一缓冲电路的输出端与所述第一选择器的输入端连接,所述第二缓冲电路的输出端与所述第二选择器的输入端连接;
所述第一选择器对所述第一缓冲电路的输出信号进行选通,所述第二选择器对所述第二缓冲电路的输出信号进行选通;所述第一选择器与所述第二选择器的输出即为延时链电路的两路输出。
2.根据权利要求1所述的一种产生两路延时的单延时链电路,其特征在于,所述延时链主链包括多个首尾连接的延时单元;第一个延时单元为所述延时链主链的输入;每一个延时单元的输出端与下一个延时单元的输入端连接。
3.根据权利要求2所述的一种产生两路延时的单延时链电路,其特征在于,所述延时链主链中延时单元的个数为2n+1,则第2n+1个延时单元为冗余延时单元,用于保证第2n个延时单元的负载与前2n-1个延时单元相同,保证每个延时单元的延时相同。
4.根据权利要求2或3所述的一种产生两路延时的单延时链电路,其特征在于,所述延时单元包括反相器。
5.根据权利要求1或2或3所述的一种产生两路延时的单延时链电路,其特征在于,所述第一缓冲电路包括n个第一缓冲单元;每一个第一缓冲单元的输入端均单独与所述延时链主链中相应的第奇数个延时单元的输出端连接。
6.根据权利要求5所述的一种产生两路延时的单延时链电路,其特征在于,所述第一缓冲单元包括与门。
7.根据权利要求1或2或3所述的一种产生两路延时的单延时链电路,其特征在于,所述第二缓冲电路包括n个第二缓冲单元;每一个第二缓冲单元的输入端均单独与所述延时链主链中相应的第偶数个延时单元的输出端连接。
8.根据权利要求7所述的一种产生两路延时的单延时链电路,其特征在于,所述第二缓冲单元包括与门。
9.根据权利要求1所述的一种产生两路延时的单延时链电路,其特征在于,所述第一缓冲电路中第一缓冲单元,与第二缓冲电路中第二缓冲单元的结构与数量均相同。
10.根据权利要求1所述的一种产生两路延时的单延时链电路,其特征在于,
当第一使能信号EN1为1时,第一缓冲电路工作,将延时信号输入第一选择器;当第一使能信号EN1为0时,第一缓冲电路不工作,将0输入第一选择器;由第一选择器的控制信号控制第一选择器对第一缓冲电路的输出进行选通,为延时链的输出DOUT1;
当第二使能信号EN2为1时,第二缓冲电路工作,将延时信号输入第二选择器;当第二使能信号EN2为0时,第二缓冲电路不工作,将0输入第二选择器;由第二选择器的控制信号控制第二选择器对第二缓冲电路的输出进行选通,为延时链的输出DOUT2。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学技术大学,未经中国科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810419782.0/1.html,转载请声明来源钻瓜专利网。