[发明专利]一种产生两路延时的单延时链电路在审
申请号: | 201810419782.0 | 申请日: | 2018-05-04 |
公开(公告)号: | CN108566180A | 公开(公告)日: | 2018-09-21 |
发明(设计)人: | 冯博;梁福田;王鑫喆;朱晨曦;朱宇龙;金革 | 申请(专利权)人: | 中国科学技术大学 |
主分类号: | H03K5/15 | 分类号: | H03K5/15 |
代理公司: | 北京凯特来知识产权代理有限公司 11260 | 代理人: | 郑立明;郑哲 |
地址: | 230026 安*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 缓冲电路 选择器 延时链 两路 输入端连接 输出端 电路 延时 主链 输出信号 延时信号 选通 相位相反 输出 传统的 抽出 | ||
本发明公开了一种产生两路延时的单延时链电路,包括:延时链主链、第一缓冲电路、第二缓冲电路、第一选择器与第二选择器;其中:延时链主链的奇数输出端均与第一缓冲电路的输入端连接,延时链主链的偶数输出端均与第二缓冲电路的输入端连接;第一缓冲电路的输出端与第一选择器的输入端连接,第二缓冲电路的输出端与第二选择器的输入端连接;第一选择器对第一缓冲电路的输出信号进行选通,第二选择器对第二缓冲电路的输出信号进行选通;第一选择器与第二选择器的输出即为延时链电路的两路输出。该电路通过在一条延时链上抽出两路相位相反的延时信号,代替了传统的两条相同延时链的电路,从而使两路延时信号的相对延时更加精确。
技术领域
本发明涉及数字电路技术领域,尤其涉及一种产生两路延时的单延时链电路。
背景技术
目前,延时链电路在大规模数字电路中广泛应用。在延时锁相环、时间数字转换器等结构中,一个延时均匀的延时链电路至关重要。
现有的延时链电路多采用二至多条链的结构,这种结构的延时链延时的均匀性必然会受到工艺等因素的影响,这会影响整个延时链电路的精度、稳定性。延时链延时的均匀性是当前亟待解决的技术问题。
发明内容
本发明的目的是提供一种产生两路延时的单延时链电路,可以使两路延时信号的相对延时更加精确。
本发明的目的是通过以下技术方案实现的:
一种产生两路延时的单延时链电路,其特征在于,包括:延时链主链、第一缓冲电路、第二缓冲电路、第一选择器与第二选择器;其中:
所述延时链主链的奇数输出端均与所述第一缓冲电路的输入端连接,所述延时链主链的偶数输出端均与所述第二缓冲电路的输入端连接;
所述第一缓冲电路的输出端与所述第一选择器的输入端连接,所述第二缓冲电路的输出端与所述第二选择器的输入端连接;
所述第一选择器对所述第一缓冲电路的输出信号进行选通,所述第二选择器对所述第二缓冲电路的输出信号进行选通;所述第一选择器与所述第二选择器的输出即为延时链电路的两路输出。
由上述本发明提供的技术方案可以看出,通过在一条延时链上抽出两路相位相反的延时信号,代替了传统的两条相同延时链的电路,解决延时链的延时的均匀性的问题,从而使两路延时信号的相对延时更加精确。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他附图。
图1为本发明实施例提供的一种产生两路延时的单延时链电路的示意图;
图2为本发明实施例提供的一种产生两路延时的单延时链电路的示例示意图。
具体实施方式
下面结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明的保护范围。
本发明实施例提供一种产生两路延时的单延时链电路,如图1所示,其主要包括:延时链主链、第一缓冲电路、第二缓冲电路、第一选择器与第二选择器;其中:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学技术大学,未经中国科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810419782.0/2.html,转载请声明来源钻瓜专利网。