[发明专利]一种混合信号发生器有效
申请号: | 201810500621.4 | 申请日: | 2018-05-23 |
公开(公告)号: | CN108710404B | 公开(公告)日: | 2020-08-28 |
发明(设计)人: | 秦熙;朱明东;王淋;张闻哲;赵宇曦;荣星;杜江峰 | 申请(专利权)人: | 中国科学技术大学 |
主分类号: | G06F1/02 | 分类号: | G06F1/02 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 古利兰;王宝筠 |
地址: | 230026*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 混合 信号发生器 | ||
1.一种混合信号发生器,其特征在于,包括:时钟管理模块、总线控制模块、波形数据存储模块和混合信号发生模块,其中:
所述时钟管理模块分别与所述总线控制模块和混合信号发生模块相连,用于接受参考时钟,生成所述混合信号发生模块的高速时钟和工作时钟,以及所述总线控制模块和所述波形数据存储模块所需的工作时钟;
所述总线控制模块分别与上位机和混合信号发生模块相连,用于上位机与所述混合信号发生模块之间的通信,实时解析并处理上位机发送至所述混合信号发生模块的指令、地址和波形数据;
所述波形数据存储模块与所述总线控制模块相连,用于存储波形信号的数据信息;
所述混合信号发生模块与所述波形数据存储模块相连,用于基于所述波形数据存储模块存储的波形信号的数据信息输出混合信号;
其中,所述混合信号发生模块包括:混合波形生成模块和高速的数字模拟转换模块,其中:
所述混合波形生成模块与所述总线控制模块、波形数据存储模块和高速的数字模拟转换模块相连,用于对所述波形数据存储模块中存储的波形信号的数据信息进行解码实时生成混合信号的波形;
所述高速的数字模拟转换模块,用于基于混合波形生成模块生成的混合信号的波形输出混合信号。
2.根据权利要求1所述的混合信号发生器,其特征在于,所述高速的数字模拟转换模块包括:并串转换模块和数字模拟转换器,其中:
所述并串转换模块,用于将所述混合信号的波形编码到更高的频率发送至所述数字模拟转换器;
所述数字模拟转换器,用于基于接收到的所述混合信号的波形输出混合信号。
3.根据权利要求2所述的混合信号发生器,其特征在于,所述波形数据存储模块为基于FPGA内部BRAM与外部DDR3的数据存储模块。
4.根据权利要求3所述的混合信号发生器,其特征在于,所述混合波形生成模块包括:多个幅度、频率、相位均可调的单频波形生成模块。
5.根据权利要求4所述的混合信号发生器,其特征在于,所述单频波形生成模块包括:DDS单元和DSP乘法单元。
6.根据权利要求5所述的混合信号发生器,其特征在于,所述DDS单元包括:相位累加器、相位加法器和相位-幅度查找表。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学技术大学,未经中国科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810500621.4/1.html,转载请声明来源钻瓜专利网。