[发明专利]一种芯片半自动同步方法及系统有效
申请号: | 201810520191.2 | 申请日: | 2018-05-28 |
公开(公告)号: | CN108712226B | 公开(公告)日: | 2020-03-27 |
发明(设计)人: | 李斌;纪小明 | 申请(专利权)人: | 中国电子科技集团公司第二十九研究所 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 成都九鼎天元知识产权代理有限公司 51214 | 代理人: | 钱成岑 |
地址: | 610036 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 芯片 半自动 同步 方法 系统 | ||
1.一种芯片半自动同步方法,其特征在于,该方法包括:分别对主芯片和从芯片进行配置,主芯片为从多个芯片中选取的一个芯片,其余芯片为从芯片;
对主芯片进行配置的方法包括:1)配置主芯片MU控制器工作在自动模式,并达到锁定状态;2)当MU控制器锁定后,控制主芯片SYNC_OUT依次输出4个相位,找出每个相位对应的最宽SYNC_IN有效窗口,记录各最宽SYNC_IN有效窗口对应的SYNC_OUT输出延迟值范围;3)比较SYNC_OUT分别输出4个相位得到的有效窗口宽度,找出有效窗口最宽的相位值,将主芯片SYNC_OUT输出相位配置成该相位值,同时将SYNC_OUT配置为相应有效输出延迟值范围的中间位置;4)配置主芯片Rx控制器工作在自动模式,并达到锁定状态;
对从芯片进行配置的方法包括:1)将从芯片MU控制器配置成与主芯片一样,并达到锁定状态;2)配置同步控制器工作在自动从模式,并保证同步控制器达到同步锁定状态;3)配置从芯片Rx控制器工作在自动模式,并达到锁定状态;
芯片半自动同步方法还包括:
使多个芯片使用同一个工作时钟,并对该工作时钟做等长设计;
主芯片输出同步时钟,并将同步时钟分配给包括主芯片在内的所有芯片;
对所有芯片的同步输入时钟做等长设计。
2.根据权利要求1所述的一种芯片半自动同步方法,其特征在于,对主芯片和从芯片配置完成后,还对所有芯片进行监控,当一个或多个芯片失锁时,重复主芯片和从芯片的配置步骤。
3.一种芯片半自动同步系统,该系统包括FPGA和多个芯片,该多个芯片中的一个为主芯片,其余芯片为从芯片,其特征在于,FPGA内包含有控制器,该控制器分别对主芯片和从芯片进行配置,
对主芯片进行配置的方法包括:1)配置主芯片MU控制器工作在自动模式,并达到锁定状态;2)当MU控制器锁定后,控制主芯片SYNC_OUT依次输出4个相位,找出每个相位对应的最宽SYNC_IN有效窗口,记录各最宽SYNC_IN有效窗口对应的SYNC_OUT输出延迟值范围;3)比较SYNC_OUT分别输出4个相位得到的有效窗口宽度,找出有效窗口最宽的相位值,将主芯片SYNC_OUT输出相位配置成该相位值,同时将SYNC_OUT配置为相应有效输出延迟值范围的中间位置;4)配置主芯片Rx控制器工作在自动模式,并达到锁定状态;
对从芯片进行配置的方法包括:1)将从芯片MU控制器配置成与主芯片一样,并达到锁定状态;2)配置同步控制器工作在自动从模式,并保证同步控制器达到同步锁定状态;3)配置从芯片Rx控制器工作在自动模式,并达到锁定状态;
该系统还包括工作时钟和时钟驱动芯片,所述多个芯片使用同一个工作时钟,该工作时钟做等长设计;主芯片输出同步时钟,同步时钟经时钟驱动芯片分配给包括主芯片在内的所有芯片;所有芯片的同步输入时钟要做等长设计。
4.根据权利要求3所述的一种芯片半自动同步系统,其特征在于,FPGA内的控制器对主芯片和从芯片配置完成后,还对所有芯片进行监控,当一个或多个芯片失锁时,重复主芯片和从芯片的配置步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第二十九研究所,未经中国电子科技集团公司第二十九研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810520191.2/1.html,转载请声明来源钻瓜专利网。