[发明专利]降低快闪储存介面中传收数据错误方法及装置有效
申请号: | 201810530379.5 | 申请日: | 2018-05-29 |
公开(公告)号: | CN109213623B | 公开(公告)日: | 2022-02-22 |
发明(设计)人: | 施富仁 | 申请(专利权)人: | 慧荣科技股份有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈亮 |
地址: | 中国台湾新竹县*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 降低 储存 介面 中传收 数据 错误 方法 装置 | ||
1.一种降低快闪储存介面中传收数据错误方法,由一第一端的处理单元执行,包含:
持续监督从一第二端接收的一数据信号帧以及/或一控制信号帧;以及
当上述数据信号帧以及/或上述控制信号帧包含的资讯指出上述第二端的一最底层检测到接收数据错误时,触发一去加重设定调整,
上述去加重设定调整包含:
当上述第一端的一实体层的一去加重设定处于一第一水平时,驱动上述第一端的上述实体层,用以调整上述去加重设定至一第二水平;
当上述第一端的上述实体层的上述去加重设定处于上述第二水平时,驱动上述第一端的上述实体层,用以调整上述去加重设定至一第三水平;以及
当上述第一端的上述实体层的上述去加重设定处于上述第三水平时,驱动上述第一端的上述实体层,用以调整上述去加重设定至上述第一水平;
其中,上述第一水平低于上述第二水平,上述第二水平低于上述第三水平,上述最底层为一通用快闪储存互联层。
2.如权利要求1所述的降低快闪储存介面中传收数据错误方法,其特征在于,上述第一端及上述第二端透过一通用快闪储存介面互相沟通。
3.如权利要求2所述的降低快闪储存介面中传收数据错误方法,其特征在于,上述通用快闪储存互联层包含一物理层及一物理转换层,上述方法包含:
当检测到上述第二端回复的一错误码指出上述第二端的上述物理转换层于接收数据时发生循环冗余校验错误,或上述第二端的上述物理层于接收数据时发生符号错误时,触发上述去加重设定调整。
4.如权利要求3所述的降低快闪储存介面中传收数据错误方法,其特征在于,包含:
当接收到相应于之前传送数据的一数据连接层的一否定应答控制信号帧时,发送一请求给上述第二端,用以请求关联于上述否定应答控制信号帧的原因;以及
从上述第二端接收一回复,其中上述回复包含上述错误码。
5.如权利要求2所述的降低快闪储存介面中传收数据错误方法,其特征在于,上述通用快闪储存介面运行于1.4Gbps或更高速。
6.如权利要求第2所述的降低快闪储存介面中传收数据错误方法,其特征在于,上述最底层为一通用快闪储存互联层,上述通用快闪储存互联层包含一物理层及一物理转换层,上述处理单元维护一比特错误率计数器,用以记录上述第二端的上述物理层及上述物理转换层于接收数据时发生错误的次数,上述方法包含:
当检测到上述第二端回复的一错误码指出上述第二端的上述物理转换层于接收数据时发生循环冗余校验错误,或上述第二端的上述物理层于接收数据时发生符号错误时,判断上述比特错误率计数器的一值是否到达或高于一阀值;
当上述比特错误率计数器的上述值到达或高于上述阀值时,触发上述去加重设定调整。
7.如权利要求6所述的降低快闪储存介面中传收数据错误方法,其特征在于,上述阀值为2至10间的任意整数。
8.如权利要求1所述的降低快闪储存介面中传收数据错误方法,其特征在于,上述第一水平为0dB,上述第二水平为3.5dB,及上述第三水平为6dB。
9.如权利要求1所述的降低快闪储存介面中传收数据错误方法,其特征在于,上述第一端的上述实体层的上述去加重设定处于较高水平所传送数据的高频量值的降低程度大于上述第一端的上述实体层的上述去加重设定处于较低水平时。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于慧荣科技股份有限公司,未经慧荣科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810530379.5/1.html,转载请声明来源钻瓜专利网。