[发明专利]一种基于CPLD/FPGA的多硬盘双指示灯参数模块化控制方法在审
申请号: | 201810606465.X | 申请日: | 2018-06-13 |
公开(公告)号: | CN108874635A | 公开(公告)日: | 2018-11-23 |
发明(设计)人: | 季冬冬 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G06F11/32 | 分类号: | G06F11/32;G11B33/10;G06F3/06 |
代理公司: | 济南诚智商标专利事务所有限公司 37105 | 代理人: | 李修杰 |
地址: | 450018 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 指示灯 参数模块 烧录文件 多硬盘 易用性 硬盘 芯片 工具生成 解析模块 控制信号 信号输入 在位指示 控制位 输出端 输入端 下载 占用 输出 | ||
1.基于CPLD/FPGA的多硬盘双指示灯参数模块化控制方法,其特征在于,包括以下步骤:
S1、在CPLD/FPGA输入端,将每个硬盘的在位指示信号输入给CPLD/FPGA芯片;在CPLD/FPGA输出端,将RED_LED(N)_N作为RED指示灯的控制信号,将BLUE_LED(N)_N作为BLUE指示灯的控制信号;
S2、将RAID卡输出的SGPIO_DATAOUT、SGPIO_LOAD与SGPIO_CLK信号作为SGPIO解析模块的输入信号,按照SGPIO协议,获得硬盘的Activity bit、Locate bit与Error bit状态;
S3、将获得的Activity bit、Locate bit与Error bit状态作为LED解析控制模块的输入信号,经过逻辑判断得到RED与BLUE指示灯的控制位;
S4、通过工具生成烧录文件,并将烧录文件下载到CPLD/FPGA芯片并实现控制。
2.根据权利要求1所述的基于CPLD/FPGA的多硬盘双指示灯参数模块化控制方法,其特征在于,所述SGPIO解析模块的输入信号还包括Rst_n、Sys_CLK信号,所述Rst_n信号为复位信号,所述Sys_CLK为系统时钟信号。
3.根据权利要求1所述的基于CPLD/FPGA的多硬盘双指示灯参数模块化控制方法,其特征在于,所述硬盘的在位指示信号包括PRESNT_0、…、PRESNT_(N-1),当没有硬盘时,在位指示信号为高电平;当有硬盘插入时,在位指示信号为低电平。
4.根据权利要求3所述的基于CPLD/FPGA的多硬盘双指示灯参数模块化控制方法,其特征在于,所述硬盘的在位指示信号PRESNT_0、…、PRESNT_(N-1)由硬盘插槽直接输入CPLD/FPGA。
5.根据权利要求1所述的基于CPLD/FPGA的多硬盘双指示灯参数模块化控制方法,其特征在于,所述LED解析控制模块的输入信号还包括硬盘指示灯闪烁频率信号Four_hz、Two_hz及One_hz信号。
6.根据权利要求1所述的基于CPLD/FPGA的多硬盘双指示灯参数模块化控制方法,其特征在于,所述CPLD/FPGA在Rst_n信号有效时,会使“RED_LED0_N、BLUE_LED0_N……RED_LED(N-1)_N、BLUE_LED(N-1)_N”无效。
7.根据权利要求1-6任意一项所述的基于CPLD/FPGA的多硬盘双指示灯参数模块化控制方法,其特征在于,所述获得硬盘的Activity bit、Locate bit与Error bit状态具体操作为:
将SGPIO_DATAOUT信号在SGPIO_LOAD与SGPIO_CLK信号的配合下,经过CPLD/FPGA内部SGPIO解析模块解析获得所有硬盘的Activity bit、Locate bit与Error bit。
8.根据权利要求1-6任意一项所述的基于CPLD/FPGA的多硬盘双指示灯参数模块化控制方法,其特征在于,所述经过逻辑判断得到RED与BLUE指示灯的控制位具体操作为:
将所有硬盘的Activity bit、Locate bit与Error bit经过LED解析控制模块逻辑判断获得LED灯控制信号RED_LED0_N、BLUE_LED0_N……RED_LED(N-1)_N、BLUE_LED(N-1)_N。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810606465.X/1.html,转载请声明来源钻瓜专利网。