[发明专利]一种基于CPLD/FPGA的多硬盘双指示灯参数模块化控制方法在审
申请号: | 201810606465.X | 申请日: | 2018-06-13 |
公开(公告)号: | CN108874635A | 公开(公告)日: | 2018-11-23 |
发明(设计)人: | 季冬冬 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G06F11/32 | 分类号: | G06F11/32;G11B33/10;G06F3/06 |
代理公司: | 济南诚智商标专利事务所有限公司 37105 | 代理人: | 李修杰 |
地址: | 450018 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 指示灯 参数模块 烧录文件 多硬盘 易用性 硬盘 芯片 工具生成 解析模块 控制信号 信号输入 在位指示 控制位 输出端 输入端 下载 占用 输出 | ||
本发明提供了一种基于CPLD‑FPGA的多硬盘双指示灯参数模块化控制方法,包括:S1、在CPLD/FPGA输入端,将每个硬盘的在位指示信号输入给CPLD/FPGA芯片;在CPLD/FPGA输出端,将RED_LED(N)_N作为RED指示灯的控制信号;S2、将RAID卡等输出的SGPIO_DATAOUT、SGPIO_LOAD与SGPIO_CLK信号作为SGPIO解析模块的输入信号,获得硬盘的Activity bit、Locate bit与Error bit状态;S3、得到RED与BLUE指示灯的控制位;S4、通过工具生成烧录文件,并将烧录文件下载到CPLD/FPGA芯片并实现控制。本发明解决现有技术中LED灯过多,占用PCB面积,且易用性差的问题,实现减少了指示灯成本与PCB面积,增加设计的易用性与灵活性。
技术领域
本发明涉及硬盘控制技术领域,特别是一种基于CPLD-FPGA的多硬盘双指示灯参数模块化控制方法。
背景技术
在服务器系统中,通常通过CPLD/FPGA芯片控制整个服务器的上、下电时序控制,LED指示控制、通信控制、按键检测、掉电检测及风扇控制、硬盘指示控制等,高密度与高容量数据存储是大数据时代下服务器发展的一大方向。
硬盘是数据存储的载体。对于硬盘控制,指示灯控制是硬盘控制的重要内容,传统中,习惯上通过3个指示灯指示硬盘的状态,包括ACTIVITY LED指示硬盘在位与活动状态,LOCATE LED指示当前硬盘被选中状态,ERROR LED指示当前硬盘处于错误状态,ACTIVITYLED通常由硬盘直接驱动,不同类型输出电平不同,因此硬件上需要设置双路,同时为避免ACTIVITY LED闪烁时,两路同时工作,需要对一路设置低频滤波;LOCATE/ERROR LED由SGPIO解析然后经过CPLD/FPGA串行数据转成并行数据,通过控制GPIO状态直接控制。SFF定义了通过2个LED指示硬盘状态的定义,这在一方面节约了高密趋势下PCB的面积,另一方面由于LED数目减少节约了生产成本,但查阅资料,没有相关的具体实现,因此迫切需要便于实现的定义。
CPLD/FPGA是一款半定制的专用集成电路,具有可编程、可擦除、易于验证、集成度高及硬件资源丰富等系列优点,在前期开发验证及应用控制领域得到越来越广泛的应用。基于上述优点,通过CPLD/FPGA实现底层电路设计进而实现逻辑控制在服务器系统得到越来越广泛应用。
发明内容
本发明的目的是提供一种基于CPLD-FPGA的多硬盘双指示灯参数模块化控制方法,旨在解决现有技术中LED灯过多,占用PCB面积,且易用性差的问题,实现减少了指示灯成本与PCB面积,增加设计的易用性与灵活性。
为达到上述技术目的,本发明提供了一种基于CPLD/FPGA的多硬盘双指示灯参数模块化控制方法,包括以下步骤:
S1、在CPLD/FPGA输入端,将每个硬盘的在位指示信号输入给CPLD/FPGA芯片;在CPLD/FPGA输出端,将RED_LED(N)_N作为RED指示灯的控制信号,将BLUE_LED(N)_N作为BLUE指示灯的控制信号;
S2、将RAID卡输出的SGPIO_DATAOUT、SGPIO_LOAD与SGPIO_CLK信号作为SGPIO解析模块的输入信号,按照SGPIO协议,获得硬盘的Activity bit、Locate bit与Error bit状态;
S3、将获得的Activity bit、Locate bit与Error bit状态作为LED解析控制模块的输入信号,经过逻辑判断得到RED与BLUE指示灯的控制位;
S4、通过工具生成烧录文件,并将烧录文件下载到CPLD/FPGA芯片并实现控制。
优选地,所述SGPIO解析模块的输入信号还包括Rst_n、Sys_CLK信号,所述Rst_n信号为复位信号,所述Sys_CLK为系统时钟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810606465.X/2.html,转载请声明来源钻瓜专利网。