[发明专利]显示装置及其像素电路和驱动方法有效
申请号: | 201810713115.3 | 申请日: | 2018-06-29 |
公开(公告)号: | CN108962145B | 公开(公告)日: | 2021-03-23 |
发明(设计)人: | 张盛东;吴继祥;廖聪维;王莹;霍新新;易水平;谢锐彬 | 申请(专利权)人: | 北京大学深圳研究生院 |
主分类号: | G09G3/3258 | 分类号: | G09G3/3258;G09G3/3266;G09G3/3291 |
代理公司: | 深圳鼎合诚知识产权代理有限公司 44281 | 代理人: | 胡佳炜;郭燕 |
地址: | 518055 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示装置 及其 像素 电路 驱动 方法 | ||
1.一种像素电路,其特征在于,包括驱动晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第一电容、第二电容和发光器件;其中:
所述驱动晶体管的第二极与所述第三晶体管的第一极连接,用于驱动发光器件发光;所述驱动晶体管的控制极与第五晶体管的第二极连接;
所述第二晶体管的第一极与第四晶体管的第一极连接,所述第二晶体管的第二极与所述驱动晶体管的第二极连接;所述第二晶体管的控制极连接到所述像素电路的下一行的扫描线,或者连接到所述像素电路所在行的控制线;
所述第三晶体管的控制极连接到所述像素电路所在行的发光控制信号线,所述第三晶体管的第二电极与所述发光器件的阳极连接,所述发光器件的阴极接地;
所述第四晶体管的控制极连接到所述像素电路所在行的扫描线;
所述第五晶体管的控制极连接到所述像素电路所在行的扫描线;
所述第六晶体管用于控制第二电容的短接状态,所述第六晶体管的第一极和第二电极分别连接在所述第二电容的两端;
所述第一电容的一端连接到所述电源线,另一端与所述第二晶体管的第一极连接;
所述第二电容连接在驱动晶体管的控制极与第二晶体管的第一极之间,用于当所述第二晶体管导通时提取所述驱动晶体管的老化信息;
其中:
所述驱动晶体管的第一极连接到电源线,所述第四晶体管的第二极接地,所述第五晶体管的第一极连接到所述像素电路所在列的数据线;
或,所述驱动晶体管的第一极连接到所述像素电路所在行的扫描线,所述第四晶体管的第二极连接到所述像素电路所在列的数据线,所述第五晶体管的第一极连接到参考电压线。
2.如权利要求1所述的像素电路,其特征在于,
所述第六晶体管的控制极连接到所述像素电路所在行的发光控制信号线。
3.如权利要求2所述的像素电路,其特征在于,
所述第一电容用于向驱动晶体管控制端提供与发光器件的发光亮度相对应的驱动电压。
4.如权利要求3所述的像素电路,其特征在于,当所述第五晶体管的第一极连接到参考电压线时,则所述第一电容的一端连接到所述参考电压线,另一端与所述第二晶体管的第一极连接。
5.如权利要求1所述的像素电路,其特征在于,所述老化信息包括阈值电压信息和/或迁移率信息。
6.如权利要求1所述的像素电路,其特征在于,所述像素电路包括编程阶段、补偿阶段和发光阶段;其中:
当所述像素电路处于编程阶段时,所述像素电路所在行的扫描线是低电位,所述像素电路的下一行扫描线是高电位,所述像素电路所在行的发光控制信号线是高电位;所述像素电路工作在补偿阶段时,所述像素电路所在行的扫描线是高电位,所述像素电路的下一行扫描线是低电位,所述像素电路所在行的发光控制信号线是高电位;所述像素电路工作在发光阶段时,所述像素电路所在行的扫描线是高电位,所述像素电路的下一行扫描线是高电位,所述像素电路所在行的发光控制信号线是低电位;
或者,当所述像素电路处于编程阶段时,所述像素电路所在行的扫描线是低电位,所述像素电路所在行的控制线是高电位,所述像素电路所在行的发光控制信号线是高电位;所述像素电路工作在补偿阶段时,所述像素电路所在行的扫描线是高电位,所述像素电路所在行的控制线是低电位,所述像素电路所在行的发光控制信号线是高电位;所述像素电路工作在发光阶段时,所述像素电路所在行的扫描线是高电位,所述像素电路所在行的控制线是高电位,所述像素电路所在行的发光控制信号线是低电位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810713115.3/1.html,转载请声明来源钻瓜专利网。