[发明专利]基于ARM与FPGA架构的T/R组件控制与监测方法在审
申请号: | 201810764615.X | 申请日: | 2018-07-12 |
公开(公告)号: | CN109031223A | 公开(公告)日: | 2018-12-18 |
发明(设计)人: | 洪畅;朱庆彬;王志刚 | 申请(专利权)人: | 中国船舶重工集团公司第七二四研究所 |
主分类号: | G01S7/40 | 分类号: | G01S7/40;G05B19/042 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 210003 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制保护 操控 主控 强电磁干扰环境 相控阵雷达 信号稳定性 单独模块 二次保护 故障监测 故障信息 故障诊断 轮询方式 上报信息 时间开销 实时响应 自保护 响应 监测 频综 自检 电源 架构 雷达 上报 查询 诊断 统一 | ||
1.基于ARM与FPGA架构的T/R组件控制与监测方法,其特征在于:包括主控保控制监测、T/R组件操控故检、频综操控故检和电源故检;单独模块均可以进行自检并响应故障,及时采取自保护措施;主控保模块通过轮询方式收集各级模块的状态信息和故障信息,完成故障诊断,判断是否采取二次保护措施,最后集中上报信息;采取这种逐级查询、实时响应、集中诊断、统一上报的控制保护方法,最大限度地降低模块响应故障的时间开销。
2.根据权利要求1所述的基于ARM与FPGA架构的T/R组件控制与监测方法,其特征在于:所述主控保控制监测为:与上位机显控台之间通过以太网通信、和下级各组件模块和电源模块之间通过CAN总线通信;完成自检后,若工作状态正常,则一直等待上位机的控制命令,包括电源和组件的上电启动、工作模式选择;若工作异常,则上报故障信息;主控保依次轮询下级所有模块,获取各模块的工作状态指标和故障信息,根据各模块故障信息及故障耦合关系,分析故障原因,判断是否采取二次保护措施,将得到的状态信息和故障信息发送至上位机。
3.根据权利要求1所述的基于ARM与FPGA架构的T/R组件控制与监测方法,其特征在于:所述T/R组件操控故检方法为:T/R组件故障监测模块由ARM和FPGA组成,通过ARM的CAN接口与主控保通信,FPGA通过UART接口和ARM通信;完成自检后,ARM内部ADC能够实时采集组件的工作指标;FPGA能够解析脉宽周期信号来计算脉冲宽度、周期和占空比,并通过UART将这些状态指标发送给ARM;ARM通过分析判断,当监测指标异常采取相应保护措施,储存当前故障时刻的状态信息;在接收到主控保轮询命令时将消息上报给主控保;FPGA解析串行移相控制码字来控制移相器,实现波束控制,解析串行衰减控制码字实现STC控制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国船舶重工集团公司第七二四研究所,未经中国船舶重工集团公司第七二四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810764615.X/1.html,转载请声明来源钻瓜专利网。