[发明专利]移位寄存器单元、栅极驱动电路、显示装置及驱动方法有效
申请号: | 201810772573.4 | 申请日: | 2018-07-13 |
公开(公告)号: | CN108665846B | 公开(公告)日: | 2022-01-28 |
发明(设计)人: | 杜瑞芳;马小叶 | 申请(专利权)人: | 京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位寄存器 单元 栅极 驱动 电路 显示装置 方法 | ||
1.一种移位寄存器单元,其特征在于,包括第一输出子电路和第二输出子电路;
所述第一输出子电路连接时钟信号端、控制电压端、上拉节点和输出端;所述第一输出子电路用于在所述控制电压端和所述上拉节点的电压的控制下,将所述时钟信号端的信号输出至所述输出端;
所述第二输出子电路连接所述时钟信号端、所述上拉节点和所述输出端;所述第二输出子电路用于在所述上拉节点的电压的控制下,将所述时钟信号端的信号输出至所述输出端;
所述第一输出子电路包括第一晶体管、第二晶体管、第三晶体管、第五晶体管和第六晶体管;
所述第一晶体管的栅极连接所述控制电压端,所述第一晶体管的第一极连接所述第二晶体管的栅极和所述第三晶体管的栅极,并形成第一节点;所述第一晶体管的第二极连接所述上拉节点;
所述第二晶体管的第一极连接所述时钟信号端,所述第二晶体管的第二极连接所述第三晶体管的第一极,并形成第二节点;所述第三晶体管的第二极连接所述输出端;
所述第五晶体管的栅极和所述第六晶体管的栅极连接降噪信号端,所述第五晶体管的第一极连接所述第二节点,所述第六晶体管的第一极连接所述第一节点,所述第五晶体管的第二极和所述第六晶体管的第二极连接第一电压端。
2.根据权利要求1所述的移位寄存器单元,其特征在于,所述第二输出子电路包括第四晶体管和第一电容;
所述第四晶体管的栅极连接所述上拉节点,所述第四晶体管的第一极连接所述时钟信号端,所述第四晶体管的第二极连接所述输出端;
所述第一电容的一端连接所述上拉节点,所述第一电容的另一端连接所述输出端。
3.根据权利要求1所述的移位寄存器单元,其特征在于,所述移位寄存器单元还包括输入子电路、至少一个下拉子电路、复位子电路和至少一个下拉控制子电路;
所述输入子电路连接信号输入端和所述上拉节点,所述输入子电路用于在所述信号输入端的信号的控制下,将所述信号输入端的信号输出至所述上拉节点;
所述下拉子电路连接第二电压端、所述上拉节点、下拉节点和第一电压端;所述下拉子电路用于在所述第二电压端的控制下,将所述第二电压端的电压输出至所述下拉节点;或者,所述下拉子电路用于在所述上拉节点的电压的控制下,将所述第一电压端的电压输出至所述下拉节点;
所述复位子电路连接第一复位信号端、所述上拉节点和所述第一电压端,所述复位子电路用于在所述第一复位信号端的控制下,将所述第一电压端的电压输出至所述上拉节点;
所述下拉控制子电路连接所述上拉节点、所述下拉节点、所述输出端和所述第一电压端;所述下拉控制子电路用于在所述下拉节点的控制下,使得所述输出端和所述上拉节点的电压维持为所述第一电压端的电压。
4.根据权利要求3所述的移位寄存器单元,其特征在于,所述复位子电路还连接所述输出端和第二复位信号端,所述复位子电路还用于在所述第二复位信号端的控制下,将所述第一电压端的电压输出至所述输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司,未经京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810772573.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:显示面板和显示装置
- 下一篇:一种LED显示屏消除暗亮的方法