[发明专利]移位寄存器单元、栅极驱动电路、显示装置及驱动方法有效
申请号: | 201810791136.7 | 申请日: | 2018-07-18 |
公开(公告)号: | CN109935209B | 公开(公告)日: | 2021-02-02 |
发明(设计)人: | 冯雪欢;李永谦 | 申请(专利权)人: | 京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司 |
主分类号: | G09G3/3266 | 分类号: | G09G3/3266;G09G3/20;G11C19/28 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 彭久云 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位寄存器 单元 栅极 驱动 电路 显示装置 方法 | ||
1.一种移位寄存器单元,包括消隐输入电路、消隐上拉电路、消隐耦合电路、显示输入电路和输出电路;其中,
所述消隐输入电路被配置为响应于补偿选择控制信号对上拉控制节点进行充电并保持所述上拉控制节点的电平;
所述消隐上拉电路被配置为在所述上拉控制节点的电平和第一时钟信号的控制下,利用所述第一时钟信号对上拉节点进行充电;
所述消隐耦合电路与所述上拉控制节点电连接,且被配置为响应于所述第一时钟信号对所述上拉控制节点进行耦合上拉;
所述显示输入电路被配置为响应于显示输入信号对所述上拉节点进行充电;
所述输出电路被配置为在所述上拉节点的电平的控制下,将复合输出信号输出至输出端,
所述消隐上拉电路包括第二晶体管和第三晶体管;
所述第二晶体管的栅极和所述上拉控制节点连接,所述第二晶体管的第一极和第一时钟信号端连接以接收所述第一时钟信号,所述第二晶体管的第二极和所述第三晶体管的第一极连接;
所述第三晶体管的栅极和所述第一时钟信号端连接以接收所述第一时钟信号,所述第三晶体管的第二极和所述上拉节点连接,
所述消隐耦合电路包括第一耦合电容和第二耦合电容;
所述第一耦合电容的第一极和所述第一时钟信号端连接以接收所述第一时钟信号,所述第一耦合电容的第二极和所述上拉控制节点连接,
所述第二耦合电容的第一极和所述第二晶体管的第二极连接,所述第二耦合电容的第二极和所述上拉控制节点连接。
2.根据权利要求1所述的移位寄存器单元,其中,所述消隐输入电路包括第一晶体管和第一电容;
所述第一晶体管的栅极和补偿选择控制端连接以接收所述补偿选择控制信号,所述第一晶体管的第一极和消隐输入信号端连接,所述第一晶体管的第二极和所述上拉控制节点连接;以及
所述第一电容的第一极和所述上拉控制节点连接,所述第一电容的第二极和第一电压端连接。
3.根据权利要求1或2所述的移位寄存器单元,其中,所述显示输入电路包括第四晶体管;
所述第四晶体管的栅极和显示输入信号端连接以接收所述显示输入信号,所述第四晶体管的第一极和第二电压端连接以接收第二电压,所述第四晶体管的第二极和所述上拉节点连接。
4.根据权利要求1或2所述的移位寄存器单元,其中,所述输出端包括移位信号输出端和像素扫描信号输出端,所述移位信号输出端和所述像素扫描信号输出端输出所述复合输出信号,所述输出电路包括第五晶体管、第六晶体管和第二电容;
所述第五晶体管的栅极和所述上拉节点连接,所述第五晶体管的第一极和第二时钟信号端连接以接收第二时钟信号并作为所述复合输出信号,所述第五晶体管的第二极和所述移位信号输出端连接;
所述第六晶体管的栅极和所述上拉节点连接,所述第六晶体管的第一极和所述第二时钟信号端连接以接收所述第二时钟信号并作为所述复合输出信号,所述第六晶体管的第二极和所述像素扫描信号输出端连接;以及
所述第二电容的第一极和所述上拉节点连接,所述第二电容的第二极和所述第五晶体管的第二极连接。
5.根据权利要求1所述的移位寄存器单元,还包括第一下拉控制电路和下拉电路;其中,
所述输出端包括移位信号输出端和像素扫描信号输出端,所述移位信号输出端和所述像素扫描信号输出端输出所述复合输出信号;
所述第一下拉控制电路被配置为在所述上拉节点的电平的控制下,对下拉节点的电平进行控制;
所述下拉电路被配置为在所述下拉节点的电平的控制下,对所述上拉节点、所述移位信号输出端和所述像素扫描信号输出端进行下拉复位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司,未经京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810791136.7/1.html,转载请声明来源钻瓜专利网。