[发明专利]时钟驱动电路在审
申请号: | 201810810576.2 | 申请日: | 2018-07-23 |
公开(公告)号: | CN109120243A | 公开(公告)日: | 2019-01-01 |
发明(设计)人: | 沈晓峰;黄兴发;李梁;陈玺;徐鸣远;王健安;付东兵;陈光炳 | 申请(专利权)人: | 中国电子科技集团公司第二十四研究所 |
主分类号: | H03K3/013 | 分类号: | H03K3/013;H03K3/012;H03F3/45;H03F3/68 |
代理公司: | 上海光华专利事务所(普通合伙) 31219 | 代理人: | 李琦 |
地址: | 400060 *** | 国省代码: | 重庆;50 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 差分放大器 共模电压 输入级 双端 方波时钟信号 时钟驱动电路 驱动输出级 单端 差分时钟信号 共模反馈电路 正弦时钟信号 负反馈环路 推挽反相器 多级级联 驱动能力 输出幅度 输入时钟 依次相连 大电流 输出端 压摆率 吸入 放大 输出 转换 | ||
本发明提供一种时钟驱动电路,其包括:依次相连的输入级、双端转单端级以及驱动输出级;所述输入级,包括互为负载的差分放大器与共模负反馈环路,所述差分放大器接入差分时钟信号进行放大生成共模电压,所述共模负反馈环路连接所述差分放大器的输出端,用于稳定所述共模电压的输出幅度;所述双端转单端级,将双端共模电压输出的差分正弦时钟信号转换为单端的方波时钟信号;所述驱动输出级,包含多级级联的推挽反相器,以增加所述方波时钟信号的驱动能力。采用互为负载的差分放大器,两个差分放大器中任意一个均作为另一个的负载,扩大了输入级的幅度范围,具有吸入与供出大电流的能力,提高了压摆率,使其能接收幅度大、速度快的输入时钟信号。
技术领域
本发明涉及集成电路技术领域,特别是涉及一种具有低抖动与高速的时钟驱动电路,其可应用于集成电路中针对时钟电路要求较高的数据转换器。
背景技术
随着高速、高精度转换器的发展,可实现直接高频采样的A/D转换器对时钟的性能要求越来越高,其中,抖动是时钟驱动电路设计中最重要的参数。时钟的抖动定义为时钟信号在其逻辑状态变化的阈值电平上偏离理想时间位置的短期变化。在高速A/D转换器中,时钟抖动产生的时序误差往往会限制数字I/O接口的最大传输速率,增大信号通路的误码率,限制模数转换器的动态范围,时钟抖动还会降低A/D转换器的信噪比,进而直接影响到A/D转换器的精度。
影响时钟抖动的噪声主要来源于片外输入时钟信号噪声和片内时钟驱动电路本身的噪声两方面。对于片外噪声,目前条件下利用低噪声模拟信号源或晶振,并通过窄带滤波可以获得超低抖动的外部时钟源。而片内时钟驱动电路是一种常见的电路结构,其可将差分正弦时钟信号转换为单端方波时钟信号,减小时钟抖动并增大其驱动能力,之后提供给片上其它单元使用,其噪声主要由电路器件和过慢的时钟斜率引入。
常规的时钟驱动电路,如图1所示,VDD为时钟驱动电路的电压源,GND为该电路地,CKin+和CKin-为该电路差分时钟输入信号,Vbias1和Vbias2分别为输入级和第二级的尾电流源的栅极电压,Ckout为该电路的时钟输出信号。该常规的时钟驱动电路100包含:差分输入级101,第二级102,驱动输出级103。差分输入级101作为电路的第一级由NMOS管M1、M2、M3,电容C1、C2,电阻R1、R2组成。第二级102由NMOS管M4、M5、M6,PMOS管M7、M8组成。驱动输出级103由NMOS管M9、M11,PMOS管M10、M12组成。片外差分输入时钟信号首先通过时钟驱动电路的第一级101,101中的差分输入对可以有效的抑制片外时钟的共模噪声干扰,之后经过第二级102进行双端转单端处理,并且将正弦波信号转换为方波信号。最终,第二级的方波输出信号经过由两个推挽反相器级联组成的驱动输出级103输出,驱动输出级输出的方波时钟信号可驱动较大的容性负载。此电路的输入级采用差分对结构,在采样点处,差分放大器中的输入对管都处在饱和区,尾电流源管M1的噪声被匹配良好的输入对管所抵消,电源和地的噪声同样被抵消了,所以第一级101输出的噪声主要由输入对管M2、M3和负载电阻R2、R3贡献。单级差分放大器的时钟抖动表达式为:
其中Ain为输入信号的幅度,ω为输入信号的角频率,AV为差分输入端的增益,为总的输出噪声电压,k为开尔文系数,T为绝对温度,λ为噪声系数。
第二级102将差分正弦时钟信号转换为单端方波时钟信号,单端输出的方波时钟信号的边沿斜率不可能为1,而斜率越小,引入的时钟抖动将会越大。
根据以上的分析,常规时钟驱动电路100的缺点就是为了降低时钟抖动,需要增大第一级差分放大器的增益和增大第二级尾电流或管子尺寸,但是这样会带来功耗增大和负载电容过大的问题。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种时钟驱动电路,用于解决现有技术中驱动电路在降低时钟抖动时需要增加电路供功耗与规模的问题。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第二十四研究所,未经中国电子科技集团公司第二十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810810576.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种相干噪声自适应滤波方法及系统
- 下一篇:相位旋转器设备