[发明专利]一种高速缓存装置及数据高速读写终端有效
申请号: | 201810835506.2 | 申请日: | 2018-07-26 |
公开(公告)号: | CN109032966B | 公开(公告)日: | 2021-10-29 |
发明(设计)人: | 王江为;任智新 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G06F12/0868 | 分类号: | G06F12/0868;G06F12/0895;G06F11/30 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 罗满 |
地址: | 450018 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 高速缓存 装置 数据 高速 读写 终端 | ||
1.一种高速缓存装置,其特征在于,包括:处理器主板(10)、DDR SDRAM(20)、QDR SRAM(30)以及版本选择器;
所述处理器主板(10)上设置有预设数量的DIMM(11),所述QDR SRAM(30)是将QDR SRAM颗粒( 31 ) 基于所述DIMM接口封装得到的,所述DDR SD RAM(20)和所述QDR SRAM(30)均通过DIMM(11)与所述处理器主板(10)建立连接;所述版本选择器介于每个内存控制器(12)和所述DIMM(11)之间,一端与所述内存控制器(12)相连、另一端与所述DIMM(11)相连,用于识别每个连接于对应DIMM(11)的内存的种类,并将识别信息发送至对应的内存控制器(12),以使对应的内存控制器(12)根据所述识别信息调用相应种类内存的管理程序。
2.根据权利要求1所述的高速缓存装置,其特征在于,所述处理器主板(10)上还设置有:
与所述DIMM(11)数量相同的内存控制器(12),每个所述内存控制器(12)与一个对应的DIMM(11)相连,用于根据处理器的指令发起内存读/写请求命令。
3.根据权利要求2所述的高速缓存装置,其特征在于,还包括:
在每个所述DIMM(11)的一侧标记有的内存种类限定标记,对应的,每个与所述内存种类限定标记对应的内存控制器(12)中仅存储有对应种类内存的管理程序。
4.根据权利要求2或3所述的高速缓存装置,其特征在于,还包括:
异常检测器,与每个所述内存控制器(12)均相连,用于检测各所述内存控制器(12)接收到的反馈数据是否存在错误,并上报存在错误的内存。
5.根据权利要求 1所述的高速缓存装置,其特征在于,所述QDR SRAM(30)具有包括4个所述QDR SRAM颗粒(31)和3个MUX级联芯片。
6.根据权利要求1所述的高速缓存装置,其特征在于,所述处理器主板(10)具体为FPGA主板。
7.一种数据高速读写终端,包括输入系统、查询系统、显示系统以及存储系统,其特征在于,所述存储系统设置有如权利要求1至6任一项所述的高速缓存装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810835506.2/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置