[发明专利]一种幅相控制芯片和总线式数据传输组件有效
申请号: | 201810840814.4 | 申请日: | 2018-07-27 |
公开(公告)号: | CN109165176B | 公开(公告)日: | 2020-10-27 |
发明(设计)人: | 石成云;王立;孙翔宇;蔡得水 | 申请(专利权)人: | 北京无线电测量研究所 |
主分类号: | G06F13/12 | 分类号: | G06F13/12;G06F13/42;H03L7/085;G01S7/02;G01S13/00 |
代理公司: | 北京正理专利代理有限公司 11257 | 代理人: | 付生辉 |
地址: | 100851*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 控制 芯片 总线 数据传输 组件 | ||
1.一种幅相控制芯片,其特征在于,该芯片包括:
数据输入端;
移位器,用于将输入数据的地址位传输至比较器;或,将输入数据的数据位传输至锁存器
比较器,用于将输入数据的地址位与预设编码位进行比较,若匹配,则输出使能信号;
锁存器,基于所述使能信号,对输入数据的数据位进行锁存,输出传输数据;
数据输出端;
用于为每个芯片进行编码的编码器;所述编码器与比较器连接;
所述芯片还包括:时钟信号输入端;所述移位器和锁存器的时钟信号端分别与时钟信号输入端连接。
2.根据权利要求1所述的幅相控制芯片,其特征在于,所述芯片还包括:计数器,基于时钟信号,对输入数据进行计数,直至计数输入数据的位数达到预设值,则停止移位器的数据输入。
3.根据权利要求1所述的幅相控制芯片,其特征在于,所述芯片还包括:连接在数据输入端和移位器之间的输入缓冲模块。
4.根据权利要求3所述的幅相控制芯片,其特征在于,所述输入缓冲模块的时钟信号端与所述时钟信号输入端连接。
5.根据权利要求1所述的幅相控制芯片,其特征在于,所述芯片还包括:连接在锁存器和数据输出端之间的输出缓冲模块。
6.根据权利要求1所述的幅相控制芯片,其特征在于,所述芯片还包括:用于为所述锁存器提供参考信号的锁存信号输入端。
7.一种总线式数据传输组件,其特征在于,该组件包括:多个并联挂接在一个总线上的如权利要求1至6任意一项所述的幅相控制芯片。
8.根据权利要求7所述的总线式数据传输组件,其特征在于,所述多个的幅相控制芯片的时钟信号、输入数据和锁存信号均由总线提供;其中,所述输入数据包括:地址位和数据位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京无线电测量研究所,未经北京无线电测量研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810840814.4/1.html,转载请声明来源钻瓜专利网。