[发明专利]高带宽存储系统在审
申请号: | 201810945829.7 | 申请日: | 2018-08-16 |
公开(公告)号: | CN109508307A | 公开(公告)日: | 2019-03-22 |
发明(设计)人: | 克里希纳·T·马拉迪;郑宏忠;罗伯特·瑞南 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 广州华进联合专利商标代理有限公司 44224 | 代理人: | 刘培培;黄隶凡 |
地址: | 韩国京畿道水*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高带宽 主机装置 存储系统 时间估计 时间段 存储装置 确定性 非确定性 命令请求 命令转换 时间相关 信息包含 存储器 存储 | ||
1.一种高带宽存储系统,其特征在于,包括:
高带宽存储装置;以及
逻辑电路,包括能够耦合到主机装置的第一接口和耦合到所述高带宽存储装置的第二接口,所述逻辑电路能够从所述主机装置接收第一命令且将所接收到的第一命令转换成存储器内处理命令,所述存储器内处理命令通过所述第二接口发送到所述高带宽存储装置,从所述主机装置接收到所述第一命令的时刻与所述高带宽存储系统准备好从所述主机装置接收另一命令的时刻之间的时间是确定性的。
2.根据权利要求1所述的高带宽存储系统,其特征在于,所述第一命令是用于所述高带宽存储装置中的单个地址上的存储器内处理操作或所述高带宽存储装置中同一行中的多个地址上的存储器内处理操作。
3.根据权利要求2所述的高带宽存储系统,其特征在于,所述逻辑电路还接收来自所述主机装置的用于所述高带宽存储装置中同一通道中的一个或多个存储体内的存储器内处理操作的第二命令,从所述主机装置接收到所述第二命令的时刻与所述高带宽存储系统准备好从所述主机装置接收另一命令的时刻之间的时间是确定性的。
4.根据权利要求3所述的高带宽存储系统,其特征在于,所述逻辑电路还接收来自所述主机装置的用于跨所述高带宽存储装置中不同存储体的存储器内处理操作的第三命令,从所述主机装置接收到所述第三命令的时刻与所述高带宽存储系统准备好从所述主机装置接收另一命令的时刻之间的时间是确定性的。
5.根据权利要求4所述的高带宽存储系统,其特征在于,所述逻辑电路还接收来自所述主机装置的用于所述高带宽存储装置中的存储器内处理操作的第四命令和在所述第四命令之后来自所述主机装置的第五命令,所述第五命令请求第一时间估计信息,所述第一时间估计信息和从所述主机装置接收到所述第五命令的时刻与所述高带宽存储系统准备好从所述主机装置接收另一命令的时刻之间的时间相关,所述第一时间估计信息包含确定性时间段和估计时间段。
6.根据权利要求5所述的高带宽存储系统,其特征在于,所述逻辑电路还接收来自所述主机装置的用于所述高带宽存储装置中的存储器内处理操作的第六命令和在所述第六命令之后来自所述主机装置的第七命令,所述第七命令请求第二时间估计信息,所述第二时间估计信息和从所述主机装置接收到所述第六命令的时刻与所述高带宽存储系统准备好从所述主机装置接收另一命令的时刻之间的时间相关,所述第二时间估计信息包含确定性时间段和基于信用的时间段。
7.根据权利要求6所述的高带宽存储系统,其特征在于,所述逻辑电路还接收来自所述主机装置的用于所述高带宽存储装置中的存储器内处理操作的第八命令和在所述第八命令之后来自所述主机装置的第九命令,所述第九命令请求第三时间估计信息,所述第三时间估计信息和从所述主机装置接收到所述第九命令的时刻与所述高带宽存储系统准备好从所述主机装置接收另一命令的时刻之间的时间相关,所述第三时间估计信息包含确定性时间段和重试时间段。
8.根据权利要求1所述的高带宽存储系统,其特征在于,所述第一命令是用于所述高带宽存储装置中同一通道中的一个或多个存储体内的存储器内处理操作。
9.根据权利要求1所述的高带宽存储系统,其特征在于,所述第一命令是用于跨所述高带宽存储装置中不同存储体的存储器内处理操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810945829.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:高带宽存储系统
- 下一篇:一种基于PC104与FPGA通讯的方法