[发明专利]一种端口状态的监测方法与装置有效
申请号: | 201810975321.1 | 申请日: | 2018-08-24 |
公开(公告)号: | CN108848006B | 公开(公告)日: | 2020-11-06 |
发明(设计)人: | 李绍军;刘小兵 | 申请(专利权)人: | 杭州迪普科技股份有限公司 |
主分类号: | H04L12/26 | 分类号: | H04L12/26 |
代理公司: | 北京博思佳知识产权代理有限公司 11415 | 代理人: | 林祥 |
地址: | 310051 浙江省杭*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 端口 状态 监测 方法 装置 | ||
1.一种端口状态的监测方法,其特征在于,所述方法应用于网络设备,所述网络设备设有FPGA,所述FPGA基于MDIO总线与所述网络设备的PHY芯片相连接,基于PCI-E总线与所述网络设备的CPU相连接;所述方法包括:
所述FPGA接收所述CPU的待监测端口配置,从所述配置中,获取所述待监测端口信息,其中所述待监测端口为所述PHY芯片管理;
所述FPGA接收所述CPU的端口监测触发使能指令,基于所述待监测端口信息,按预设轮询策略进行查询所述PHY芯片,获取所述待监测端口的端口状态;
所述FPGA将所述端口状态保存到所述CPU指定的DMA内存地址。
2.根据权利要求1所述的方法,其特征在于,在所述FPGA将所述端口状态保存到所述CPU指定的DMA内存地址之后,还包括:
基于所述待监测端口的当前状态相比其已保存前一次状态判断,若变化,则向CPU发送中断请求,用于触发CPU从所述指定 DMA内存地址查找及读取所述端口状态。
3.根据权利要求1所述的方法,其特征在于,还包括:
所述FPGA接收所述CPU的针对所述待监测端口的锁定使能指令,则停止对所述待监测端口的查询。
4.一种端口状态的监测装置,其特征在于,所述装置应用于网络设备,所述网络设备设有FPGA,所述FPGA基于MDIO总线与所述网络设备的PHY芯片相连接,基于PCI-E总线与所述网络设备的CPU相连接;所述装置包括:
配置模块,用于所述FPGA接收所述CPU的待监测端口配置,从所述配置中,获取所述待监测端口信息,其中所述待监测端口为所述PHY芯片管理;用于所述FPGA接收所述CPU的端口监测触发使能指令;
监测模块,用于所述FPGA基于所述待监测端口信息,按预设轮询策略进行查询所述PHY芯片,获取所述待监测端口的端口状态;将所述端口状态保存到所述CPU指定的DMA内存地址。
5.根据权利要求4所述的装置,其特征在于,在所述FPGA将所述端口状态保存到所述CPU指定的DMA内存地址之后,还包括:
所述监测模块,用于所述FPGA基于所述待监测端口的当前状态相比其已保存前一次状态判断,若变化,则向CPU发送中断请求,用于触发CPU从所述指定 DMA内存地址查找及读取所述端口状态。
6.根据权利要求4所述的装置,其特征在于,还包括:
所述配置模块,接收所述CPU的针对所述待监测端口的锁定使能指令,则停止对所述待监测端口的查询。
7.一种数据处理装置,其特征在于,包括通信接口、处理器、FPGA、PHY芯片、存储器和总线,所述通信接口、所述处理器、所述FPGA、所述PHY芯片和所述存储器之间通过总线相互连接,其中所述FPGA基于MDIO总线与PHY芯片相连,所述FPGA基于PCI-E总线与CPU相连;
所述存储器中存储机器可读指令,所述处理器、所述FPGA通过调用所述机器可读指令,执行如权利要求1至3任一项所述的方法。
8.一种机器可读存储介质,其特征在于,所述机器可读存储介质存储有机器可读指令,所述机器可读指令在被处理器调用和执行时,所述机器可读指令促使所述处理器实现权利要求1至3任一项所述的方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州迪普科技股份有限公司,未经杭州迪普科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810975321.1/1.html,转载请声明来源钻瓜专利网。