[发明专利]一种应用于高速光模块的高精度共享时钟电路有效
申请号: | 201810986156.X | 申请日: | 2018-08-28 |
公开(公告)号: | CN109005022B | 公开(公告)日: | 2021-04-06 |
发明(设计)人: | 邹晖;魏鑫;高郢;张武平;刘成刚;徐红春 | 申请(专利权)人: | 武汉电信器件有限公司 |
主分类号: | H04L7/033 | 分类号: | H04L7/033 |
代理公司: | 深圳市爱迪森知识产权代理事务所(普通合伙) 44341 | 代理人: | 何婷 |
地址: | 430074 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 应用于 高速 模块 高精度 共享 时钟 电路 | ||
1.一种应用于高速光模块的高精度共享时钟电路,其特征在于,包括一时钟晶振芯片、至少两个调制器和PCB板,具体的:
所述时钟晶振芯片和所述至少两个调制器设置在所述PCB板上,所述时钟晶振芯片的晶振信号输出端口通过并联方式分别连接所述至少两个调制器的晶振信号输入端口;
所述时钟晶振芯片的振荡器互补输出端口通过并联的方式分别连接所述至少两个调制器的晶振信号补偿输入端口;
在所述PCB板上所制作的用于连接所述时钟晶振芯片和所述至少两个调制器的布线,均以对应统一调制器的第一类布线和第二类布线等宽和等长的方式布局;
其中,所述第一类布线用于连接所述晶振信号输出端口和晶振信号输入端口,所述第二类布线用于连接所述振荡器互补输出端口和晶振信号补偿输入端口;
在PCB板上,对应各调制器的第一类布线和第二类布线以层叠的方式制作在所述PCB板上不同层;
所述第一类布线和第二类布线之间设置有预设数量的曲折数量,并且,两者之间相对于同一垂直方位、且具有曲折布线的位置的曲折方向相反。
2.根据权利要求1所述的应用于高速光模块的高精度共享时钟电路,其特征在于,所述等长的误差在0-1mil之间。
3.根据权利要求1所述的应用于高速光模块的高精度共享时钟电路,其特征在于,在第一类布线中,靠近晶振信号输入端口侧设置有第一阻抗匹配电阻;
在第二类布线中,靠近晶振信号补偿输入端口设置有第二阻抗匹配电阻;
其中,所述第一阻抗匹配电阻和第二阻抗匹配电阻分别用于使负载端输入阻抗与传输线的特征阻抗相匹配。
4.根据权利要求1所述的应用于高速光模块的高精度共享时钟电路,其特征在于,所述曲折的角度在165°-180°之间。
5.根据权利要求1所述的应用于高速光模块的高精度共享时钟电路,其特征在于,所述电路中还包括驱动器,具体的:
所述驱动器位于所述时钟晶振芯片与至少两个调制器之间,其中,所述驱动器的第一输入端和第二输入端分别连接所述时钟晶振芯片的晶振信号输出端口和振荡器互补输出端口;
所述驱动器的第一输出放大接口连接第一调制器的第一晶振信号输入端口;
所述驱动器的第二输出放大接口连接所述第一调制器的第一晶振信号补偿输入端口;
所述驱动器的第三输出放大接口连接第二调制器的第二晶振信号输入端口;
所述驱动器的第四输出放大接口连接所述第二调制器的第二晶振信号补偿输入端口。
6.根据权利要求5所述的应用于高速光模块的高精度共享时钟电路,其特征在于,所述第一晶振信号输入端口、第二晶振信号输入端口、第一晶振信号补偿输入端口和第二晶振信号补偿输入端口处分别串联有高通电容,以及并联有低通电阻。
7.根据权利要求5所述的应用于高速光模块的高精度共享时钟电路,其特征在于,所述时钟晶振芯片为 SiT9365,所述驱动器为MAX9320。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉电信器件有限公司,未经武汉电信器件有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810986156.X/1.html,转载请声明来源钻瓜专利网。