[发明专利]数据控制电路在审
申请号: | 201810993132.7 | 申请日: | 2013-01-08 |
公开(公告)号: | CN109150144A | 公开(公告)日: | 2019-01-04 |
发明(设计)人: | 吴泽宏;涂超凯;苏嘉伟 | 申请(专利权)人: | 联咏科技股份有限公司 |
主分类号: | H03K17/16 | 分类号: | H03K17/16 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 张晓霞;臧建明 |
地址: | 中国台湾新竹科学工*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输出级电路 开关电路 阻抗模块 数据控制电路 后级电路 输出端 耦接 配置 输出数据信号 数据信号传送 控制信号 输入端 窜流 噪声 | ||
本发明提供一种数据控制电路,包括输出级电路、开关电路以及阻抗模块。输出级电路输出数据信号。开关电路的输入端耦接至输出级电路的输出端,而开关电路的输出端耦接至后级电路,其中,开关电路依据控制信号的控制而决定是否将输出级电路的数据信号传送至后级电路。阻抗模块配置在输出级电路中,或配置在输出级电路与开关电路之间,或配置在开关电路中,其中阻抗模块降低从开关电路窜流至该输出级电路的噪声。
本发明是一件分案申请,原申请的申请日为:2013年1月8日;原申请号为:201310005802.7;原发明创造名称为:数据控制电路。
技术领域
本发明涉及一种电子电路,尤其涉及一种可减少开关噪声的数据控制电路。
背景技术
在许多数据传输应用上,为了控制电路中数据信息的传递,会外加开关元件或开关电路于传输路径之间。然而,耦接开关电路的前级电路会因为开关电路本身产生的噪声,造成前级电路受到干扰使前级电路的数据无法被正确的处理。因此,数据控制电路如何有效消除或抑制开关上的噪声,使此噪声不至于影响信号的正确传递成为一项值得讨论的课题。
发明内容
本发明提供一种数据控制电路,用以降低从开关电路窜流至输出级电路(前级电路)的噪声,以避免干扰前级电路的运作。
本发明实施例提供一种数据控电路,包括输出级电路、开关电路以及阻抗模块。输出级电路配置在第一导电型基底中并输出数据信号。所述输出级电路包括第一反相电路。第一反相电路的输入端耦接至输出级电路的输入端。第一反相电路的输出端耦接至输出级电路的输出端。第一反相电路包括第一N型晶体管以及第一P型晶体管。第一N型晶体管的源极端耦接接地电压。第一N型晶体管的漏极端耦接至输出级电路的输出端。第一N型晶体管的栅极端耦接至输出级电路的输入端。第一P型晶体管的栅极端耦接至第一N型晶体管的栅极端。第一P型晶体管的漏极端耦接至第一N型晶体管的漏极端。第一P型晶体管的源极端耦接至系统电压。开关电路配置在第一导电型基底中。开关电路的输入端耦接至输出级电路的输出端,而开关电路的输出端耦接至后级电路,其中,开关电路依据控制信号的控制而决定是否将输出级电路的数据信号传送至后级电路。开关电路包括第二N型晶体管以及第二P型晶体管。第二N型晶体管的源极端耦接至开关电路的输出端。第二N型晶体管的漏极端耦接至开关电路的输入端。第二N型晶体管的栅极端受控于该控制信号。第二P型晶体管的源极端耦接至开关电路的输入端。第二P型晶体管的漏极端耦接至开关电路的输出端。阻抗模块配置在输出级电路中。阻抗模块包括第二导电型的阻抗晶体管,该第一导电型与该第二导电型其中一者为N型另一者为P型。阻抗晶体管耦接于所配置的输出级电路中的第二导电型晶体管与特定电压之间。阻抗晶体管的栅极端耦接至固定电压。
本发明实施例提供一种数据控电路,包括输出级电路、开关电路以及阻抗模块。输出级电路配置在第一导电型基底中并输出数据信号。输出级电路包括第一反相电路。第一反相电路的输入端耦接至输出级电路的输入端。第一反相电路的输出端耦接至输出级电路的输出端。第一反相电路包括第一N型晶体管以及第一P型晶体管。第一N型晶体管的源极端耦接接地电压。第一N型晶体管的漏极端耦接至输出级电路的输出端。第一N型晶体管的栅极端耦接至输出级电路的输入端。第一P型晶体管的栅极端耦接至第一N型晶体管的栅极端。第一P型晶体管的漏极端耦接至第一N型晶体管的漏极端。第一P型晶体管的源极端耦接至系统电压。开关电路配置在第一导电型基底中。开关电路的输入端耦接至输出级电路的输出端。开关电路的输出端耦接至后级电路。开关电路依据控制信号的控制而决定是否将输出级电路的数据信号传送至后级电路。开关电路包括第二N型晶体管以及第二P型晶体管。第二N型晶体管的源极端耦接至开关电路的输出端。第二N型晶体管的漏极端耦接至开关电路的输入端。第二N型晶体管的栅极端受控于控制信号。第二P型晶体管的源极端耦接至开关电路的输入端。第二P型晶体管的漏极端耦接至开关电路的输出端。阻抗模块配置在输出级电路中。阻抗模块包括第二导电型的阻抗晶体管,第一导电型与第二导电型其中一者为N型另一者为P型。阻抗晶体管耦接于所配置的输出级电路中的第二导电型晶体管与该输出级电路的输出端之间。阻抗晶体管的栅极端耦接至固定电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联咏科技股份有限公司,未经联咏科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810993132.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:高电压比较器
- 下一篇:一种晶闸管门极恒流驱动电路