[发明专利]起振电路及芯片有效

专利信息
申请号: 201811031941.6 申请日: 2018-09-05
公开(公告)号: CN110880914B 公开(公告)日: 2022-09-09
发明(设计)人: 高云;王浩;陈强 申请(专利权)人: 无锡华润上华科技有限公司
主分类号: H03B5/06 分类号: H03B5/06;H03B5/12
代理公司: 华进联合专利商标代理有限公司 44224 代理人: 邓云鹏
地址: 214028 江苏省无*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 电路 芯片
【说明书】:

发明涉及一种起振电路及芯片,起振电路包括偏置电流模块、基准电压模块、起振电压模块、放大模块及比较模块,晶体的第一端连接比较模块的第二输入端,晶体的第二端接地。偏置电流模块用于为基准电压模块、起振电压模块及放大模块提供恒定的偏置电流,基准电压模块用于为比较模块的第一输入端提供稳定的基准电压,起振电压模块用于为晶体提供起振所需的起振电压,放大模块用于对晶体振荡信号进行放大。比较模块用于比较晶体振荡信号的电压和基准电压的大小,输出时钟信号。因此,上述起振电路只需要一端接入晶体就能实现晶体的起振,进而降低了利用该起振电路制作的芯片的成本。

技术领域

本发明涉及集成电路领域,特别是涉及一种起振电路及芯片。

背景技术

目前在大规模、超大规模的集成电路中数字电路是主体,模拟电路越来越仅作为与外界环境连接的窗口存在。数字电路工作自然离不开时钟信号,而集成电路中时钟信号来源一般又分为晶体振荡时钟(Crystal clock)和集成电路内部的电阻、电容组成的环形振荡时钟(Ring-OSC clock),由于晶体振荡时钟具有频率更精确,且受环境影响较小等优势而成为最受欢迎的时钟来源。

晶体振荡时钟一般是由石英晶体配合起振电路产生的,现有技术中集成电路的起振电路均需要采用两个端口连接晶体(即晶体的两端都需要接入起振电路),这样的起振电路虽然晶体容易起振,但是利用该起振电路制作的芯片也多占用芯片管脚,造成芯片成本增加(多一个管脚至少多一根绑定(bonding)线)。

发明内容

基于此,有必要提供一种只需晶体的一端接入起振电路就能完成晶体的起振,进而降低芯片成本的起振电路及芯片。

一种起振电路,用于晶体的振荡,包括用于连接输入电源的电源输入端,还包括偏置电流模块、基准电压模块、起振电压模块、放大模块及比较模块;

所述偏置电流模块的输入端连接所述电源输入端,偏置电流模块的输出端分别连接所述基准电压模块的受控端、起振电压模块的受控端及放大模块的受控端,所述基准电压模块的输入端连接所述电源输入端,输出端连接所述比较模块的第一输入端;所述起振电压模块的输入端连接所述电源输入端,输出端连接所述晶体的第一端,所述放大模块的输入端连接所述电源输入端,所述放大模块的反馈放大端连接所述晶体的第一端,所述晶体的第一端连接所述比较模块的第二输入端,所述晶体的第二端接地;

所述偏置电流模块用于为所述基准电压模块、起振电压模块及放大模块提供恒定的偏置电流;

所述基准电压模块用于为所述比较模块的第一输入端提供稳定的基准电压;

所述起振电压模块用于为所述晶体提供起振所需的起振电压;

所述放大模块用于接收所述晶体根据所述起振电压产生的晶体振荡信号,并对所述晶体振荡信号进行放大;

所述比较模块用于在所述第二输入端输入的电压高于所述基准电压时输出第一电平,在所述第二输入端输入的电压低于所述基准电压时输出第二电平,所述第一电平高于所述第二电平。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡华润上华科技有限公司,未经无锡华润上华科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201811031941.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top