[发明专利]数据传输电路以及包括其的半导体设备和半导体系统有效
申请号: | 201811032791.0 | 申请日: | 2018-09-05 |
公开(公告)号: | CN109558354B | 公开(公告)日: | 2022-05-31 |
发明(设计)人: | 郑海康;宋泓周 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;郭放 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据传输 电路 以及 包括 半导体设备 半导体 系统 | ||
1.一种数据传输电路,包括:
数据总线反相编码电路,其被配置为将先前的输出数据与当前的输出数据相比较,并且选择性地反相或不反相所述当前的输出数据以控制数据转换的数量使得所述数据转换的数量变得最大;以及
传输器,其被配置为基于所述数据总线反相编码电路的输出来驱动信号传输线。
2.根据权利要求1所述的数据传输电路,其中,所述数据总线反相编码电路基于反相模式信号来选择性地反相或不反相所述当前的输出数据,以控制所述数据转换的数量。
3.根据权利要求1所述的数据传输电路,其中,基于所述数据转换的数量以及所述先前的输出数据是否通过被反相而被输出,所述数据总线反相编码电路反相或不反相所述当前的输出数据。
4.根据权利要求3所述的数据传输电路,其中,当所述数据转换的数量不是多数且所述先前的输出数据通过不反相而被输出时,所述数据总线反相编码电路反相所述当前的输出数据。
5.根据权利要求3所述的数据传输电路,其中,当所述数据转换的数量不是多数且所述先前的输出数据通过被反相而被输出时,所述数据总线反相编码电路不反相所述当前的输出数据。
6.根据权利要求3所述的数据传输电路,其中,当所述数据转换的数量是多数且所述先前的输出数据通过被反相而被输出时,所述数据总线反相编码电路反相所述当前的输出数据并且输出反相的数据。
7.根据权利要求3所述的数据传输电路,其中,当所述数据转换的数量是多数且所述先前的输出数据通过不反相而被输出时,所述数据总线反相编码电路不反相所述当前的输出数据并且输出不反相的数据。
8.根据权利要求1所述的数据传输电路,其中,所述数据总线反相编码电路包括:
比较器,其被配置为将所述先前的输出数据的电平与所述当前的输出数据的电平相比较;
多数表决电路,其被配置为基于所述比较器的输出对所述数据转换的数量进行计数;
反相控制信号发生器,其被配置为基于先前的反相控制信号和所述多数表决电路的输出而产生当前的反相控制信号;以及
反相驱动器,其被配置为基于所述当前的反相控制信号来反相或不反相所述当前的输出数据。
9.根据权利要求1所述的数据传输电路,
其中,所述数据总线反相编码电路在第一反相模式和第二反相模式下操作,
其中,在所述第一反相模式下,比较所述先前的输出数据和所述当前的输出数据,并且反相或不反相所述当前的输出数据,使得所述数据转换的数量变得最大,以及
其中,在所述第二反相模式下,比较所述先前的输出数据和所述当前的输出数据,并且反相或不反相所述当前的输出数据,使得所述数据转换的数量变得最小。
10.根据权利要求9所述的数据传输电路,其中,所述数据总线反相编码电路包括:
比较器,其被配置为将所述先前的输出数据的电平与所述当前的输出数据的电平相比较;
多数表决电路,其被配置为基于所述比较器的输出对所述数据转换的数量进行计数;
第一反相控制信号发生器,其被配置为从所述多数表决电路的输出来产生第一反相控制信号和第二反相控制信号,并且基于反相模式信号输出所述第一反相控制信号和所述第二反相控制信号之中的一个;
第二反相控制信号发生器,其被配置为基于先前的反相控制信号和所述第一反相控制信号发生器的输出来产生当前的反相控制信号;以及
反相驱动器,其被配置为基于所述当前的反相控制信号来反相或不反相所述当前的输出数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811032791.0/1.html,转载请声明来源钻瓜专利网。