[发明专利]数据传输电路以及包括其的半导体设备和半导体系统有效
申请号: | 201811032791.0 | 申请日: | 2018-09-05 |
公开(公告)号: | CN109558354B | 公开(公告)日: | 2022-05-31 |
发明(设计)人: | 郑海康;宋泓周 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;郭放 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据传输 电路 以及 包括 半导体设备 半导体 系统 | ||
本发明提供一种数据传输电路以及包括其的半导体设备和半导体系统。数据传输电路包括:数据总线反相编码电路,其被配置为将先前的输出数据与当前的输出数据相比较,反相或不反相当前的输出数据以控制数据转换的数量;以及传输器,其被配置为基于数据总线反相编码电路的输出来驱动信号传输线。
相关申请的交叉引用
本申请要求于2017年9月12日向韩国知识产权局提交的申请号为10-2017-0116550的韩国专利申请的优先权,其全部内容通过引用合并于此。
技术领域
各种实施例一般而言涉及一种半导体技术,更具体地,涉及一种数据传输电路以及包括数据传输电路的半导体设备和半导体系统。
背景技术
电子设备可以由大量的电子元件组成。在电子设备之中,计算机系统可以由很多电子元件组成,所述电子元件由半导体构成。构成计算机系统的半导体设备可以与时钟同步地传输数据,并且执行串行通信。当前,计算机系统和半导体设备趋于向高速操作和低功耗方向研发。随着系统操作速度增加,时钟速度和数据传输速度逐渐增加,而随着系统消耗低功率,时钟和数据的幅度减少。如果数据传输速度增加而幅度减小,则数据的有效窗口和/或持续时间减少,因而,执行精确的数据通信会变得困难。因此,正在积极开展关于能够以与最近的技术趋势一致的以高速精确传输数据的数据传输方法的研究。
发明内容
在一个实施例中,可以提供一种数据传输电路。所述数据传输电路可以包括数据总线反相编码电路,所述数据总线反相编码电路被配置为:将先前的输出数据与当前的输出数据相比较,并且选择性地反相或不反相所述当前的输出数据以控制数据转换的数量。所述数据传输电路可以包括传输器,所述传输器被配置为基于所述数据总线反相编码电路的输出来驱动信号传输线。
在一个实施例中,可以提供一种半导体系统。所述半导体系统可以包括数据传输电路,所述数据传输电路被配置为通过将先前的输出数据与当前的输出数据相比较来产生当前的反相控制信号以控制数据转换的数量,并且通过基于所述当前的反相控制信号而反相或不反相所述当前的输出数据来输出传输数据。所述半导体系统可以包括数据接收电路,所述数据接收电路被配置为从信号传输线接收所述传输数据和所述当前的反相控制信号,并且产生接收数据。
附图说明
图1是图示了根据实施例的半导体系统的配置的示例代表的示图。
图2是图示了根据实施例的半导体系统的配置的示例代表的示图。
图3是图示了根据实施例的数据总线反相编码电路、以及数据总线反相编码电路与传输器之间的耦接关系的示例代表的示图。
图4是图示了图2中所示的数据总线反相解码电路的配置的示例代表的示图。
图5是图示了根据实施例的数据总线反相编码电路、以及数据总线反相编码电路与传输器之间的耦接关系的示例代表的示图。
图6是图示了根据实施例的半导体系统的配置的示例代表的示图。
图7是图示了根据实施例的半导体系统的配置的示例代表的示图。
具体实施方式
在下文中将参考附图通过实施例的各种示例描述数据传输电路以及使用数据传输电路的半导体设备和半导体系统。
各种实施例可以针对如下的数据传输电路以及使用所述数据传输电路的半导体设备和半导体系统,所述数据传输电路能够执行数据总线反相操作(data bus inversionoperation)使得数据可以尽可能多地转换。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811032791.0/2.html,转载请声明来源钻瓜专利网。