[发明专利]芯片有效
申请号: | 201811259810.3 | 申请日: | 2018-10-26 |
公开(公告)号: | CN111103531B | 公开(公告)日: | 2022-11-01 |
发明(设计)人: | 永昇平;薛培英;郭俊仪 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | G01R31/3185 | 分类号: | G01R31/3185;G01R31/3177;G01R31/317 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 黄艳 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 芯片 | ||
1.一种芯片,包含:
多个功能输入垫,用以接收一功能序列;
一序列产生电路,用以产生一诊断序列;
至少一逻辑电路,包含多个逻辑门,所述多个逻辑门电性连接所述功能输入垫,用以响应该功能序列,并输出至少一逻辑结果;
至少一扫描链,电性连接所述多个逻辑门及该序列产生电路,该扫描链被致能时,输出一响应该逻辑结果的响应结果,或一响应该诊断序列的诊断结果;
一选择电路,电性连接所述多个逻辑门、该序列产生电路、及该扫描链,依据一控制信号,选择性致能该扫描链接收该序列产生电路或该逻辑电路的输出;以及
至少一序列输出垫,于该扫描链响应该诊断序列时,接收该诊断结果,于该扫描链响应该逻辑结果时,接收该响应结果。
2.如权利要求1所述的芯片,其中该序列产生电路包含:
至少一时钟电路,用以产生一时钟信号;
至少一正反器,依据该时钟信号,产生该诊断序列;以及
至少一反相器,电性连接在该正反器的一输入端与一输出端之间。
3.如权利要求2所述的芯片,其中:
该正反器为多个;以及
该序列产生电路包含至少一逻辑门,该逻辑门的一输入端电性连接所述正反器的一部分,且该逻辑门的一输出端电性连接所述正反器的另一部分,以及该反相器电性连接所述正反器的一部分及所述正反器的另一部分之间。
4.如权利要求2所述的芯片,其中该序列产生电路包含:
一时钟输入垫,接收一振荡信号;以及
一多工器,电性连接该时钟输入垫、该时钟电路及该正反器之间,并依据该控制信号,选择性输出该振荡信号或该时钟信号;
其中,于该多工器输出该振荡信号时,该正反器产生关联于该振荡信号的该诊断序列,于该多工器输出该时钟信号时,该正反器产生关联于该时钟信号的该诊断序列。
5.如权利要求1所述的芯片,其中该选择电路包含:
一多工器,电性连接在该序列产生电路及该扫描链之间,被致能时,输出或不输出该诊断序列;
一控制输入垫,接收该控制信号;以及
一切换接口,电性连接该多工器、该控制输入垫、及该扫描链,依据该控制信号,致能该多工器、及该扫描链的输出;
其中,于该多工器输出该诊断序列时,该扫描链自该序列产生电路接收该诊断序列并输出该诊断结果,于该多工器不输出该诊断序列时,该扫描链自所述多个逻辑门接收该逻辑结果并输出该响应结果。
6.如权利要求5所述的芯片,其中该选择电路包含:
一扫描输入垫,用以接收一全扫描序列;以及
该多工器电性连接该扫描输入垫及该序列产生电路,用以选择性输出该全扫描序列或该诊断序列,于该多工器输出该全扫描序列时,该扫描链接收该全扫描序列,并交替输出该诊断结果及该响应结果。
7.如权利要求5所述的芯片,其中该切换接口包含:
一致能输入垫,用以接收一低电平信号;
一限制逻辑门,用以产生一高电平信号;
一第一多工器,用以输出该低电平信号或该高电平信号,于该第一多工器输出该低电平信号时,致能该扫描链接收该逻辑结果并输出该响应结果,于该第一多工器输出该高电平信号时,致能该扫描链接收该诊断序列并输出该诊断结果;以及
一序列切换电路,依据该控制信号,致能该第一多工器、该多工器、及该扫描链的输出。
8.如权利要求1所述的芯片,其中该扫描链包含:
按序串联的多个正反扫描器,电性连接该序列产生电路及该序列输出垫之间,于该选择电路致能该序列产生电路的输出时,所述正反扫描器响应该诊断序列,并输出该诊断结果,于该选择电路致能所述多个逻辑门的输出时,所述正反扫描器响应该逻辑结果,并输出该响应结果。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811259810.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种新型页岩砖
- 下一篇:一种具有保护层的光学薄膜、纳米结构色晶体及制备方法