[发明专利]静电放电保护电路在审
申请号: | 201811264503.4 | 申请日: | 2018-10-29 |
公开(公告)号: | CN109842103A | 公开(公告)日: | 2019-06-04 |
发明(设计)人: | 赖致玮;丁韵仁;吴易翰;许信坤 | 申请(专利权)人: | 力旺电子股份有限公司 |
主分类号: | H02H9/02 | 分类号: | H02H9/02 |
代理公司: | 深圳新创友知识产权代理有限公司 44223 | 代理人: | 江耀纯 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 静电放电晶体管 静电放电保护电路 电压输入端 参考电压端 分压电路 静电放电 控制电路 晶体管 震击 电路 晶体管耦接 参考电压 导通电压 输入电压 导通 耦接 截止 | ||
本发明公开了一种静电放电保护电路,静电放电保护电路包括静电放电晶体管、电压缓减晶体管、控制电路及分压电路。静电放电晶体管耦接于参考电压端,参考电压端提供参考电压至所欲保护的电路。电压缓减晶体管耦接于电压输入端及静电放电晶体管之间,电压输入端提供输入电压至所欲保护的电路。控制电路在正常操作期间截止静电放电晶体管,并在正电静电放电震击期间导通静电放电晶体管。分压电路根据电压输入端所提供的输入电压产生分压以在正常操作期间及正电静电放电震击期间导通电压缓减晶体管。
技术领域
本发明是有关于一种静电放电保护电路,特别是指一种能够快速导通的静电放电保护电路。
背景技术
当两个带电的物体彼此相接触,或者经由短路路径连接时,其中一个物体上的电荷便会流至另一个物体,也就是产生静电放电。静电放电可以在短时间内产生巨大的电流,并且可能造成集成电路的损坏。在封装集成电路时可能会接触到的人体和机台,以及测试集成电路的仪器都是常见的带电物体,因此一旦带电物体与电路接触并经由电路放电,就可能会造成无法回复的损害。因此,静电放电保护电路常被用来提供低阻抗路径给巨大的静电放电电流通过,以保护集成电路不被烧毁。
此外,在有些情况下,静电放电保护装置可能会和所欲保护的电路以相同的低压制程来制作。因此,为了能够承受所欲保护的电路在正常操作下所需的高操作电压,静电放电保护电路所提供的放电路径通常会包括一个以上的晶体管,以避免内部的晶体管崩溃。然而,晶体管的迭接(cascode)结构常会导致不同晶体管所接收到的导通电压并非均匀分布,使得放电的能力及保护的效率降低。此外,由于放电路径有部分是透过迭接结构中所寄生的双极性接面晶体管来提供,因此静电放电保护电路的导通速度较慢。再者,如果放电路径上的晶体管导通速度不够快,放电电流就可能会在晶体管被导通之前,流进所欲保护的电路中,使得所欲保护的电路受到损害。
发明内容
本发明的一实施例提供一种静电放电保护(electrostatic discharge,ESD)电路。静电放电保护电路包括静电放电晶体管、至少一电压缓减晶体管、控制电路及分压电路。
静电放电晶体管耦接于参考电压端,而参考电压端提供参考电压至所欲保护的电路。至少一电压缓减晶体管耦接于电压输入端及静电放电晶体管之间,而电压输入端提供输入电压至所欲保护的电路。
控制电路在正常操作期间截止静电放电晶体管,并在正电静电放电震击(positive ESD zapping)期间导通静电放电晶体管。分压电路根据电压输入端所提供的输入电压产生至少一分压以在正常操作期间及正电静电放电震击期间导通至少一电压缓减晶体管。
附图说明
图1是本发明一实施例的静电放电保护电路的示意图。
图2是本发明另一实施例的静电放电保护电路的示意图。
图3是本发明另一实施例的静电放电保护电路的示意图。
图4是本发明另一实施例的静电放电保护电路的示意图。
其中,附图标记说明如下:
100、200、300、400 静电放电保护电路
110 静电放电晶体管
120、220A、220B、420A、420B 电压缓减晶体管
130、330 控制电路
140、240、340、440 分压电路
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于力旺电子股份有限公司,未经力旺电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811264503.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种过载短路保护电路及装置
- 下一篇:一种基于阻抗最小的故障限流器配置方法