[发明专利]使用减少引脚数量的互连端子的非易失性存储器在审
申请号: | 201811357786.7 | 申请日: | 2018-11-15 |
公开(公告)号: | CN109933551A | 公开(公告)日: | 2019-06-25 |
发明(设计)人: | 朱振宇;C·H·颜;M·亨塞克 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38;G06F13/40;G06F13/42;G06F13/16 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜;王英 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 互连端子 存储器设备 第二信号 初始化 非易失性存储器 串行通信接口 指示存储器 引脚 关联 响应 | ||
可以经由串行通信接口在多个互连端子的第一互连端子处从存储器设备接收第一信号,该第一信号指示存储器设备包括NAND型存储器设备。可以确定是否已经在多个互连端子的第二互连端子处从存储器设备接收到指示NAND型存储器设备被初始化的第二信号。响应于确定已经从存储器设备接收到指示NAND型存储器设备被初始化的第二信号,可以在第二互连端子和第三互连端子处执行与NAND型存储器设备相关联的操作。
附图说明
图1A示出了根据本公开的实施例的具有用于通过串行通信接口控制NAND型存储器设备的NAND存储器控制器的处理系统。
图1B是根据本公开的实施例的具有多个收发器的组件的框图,所述收发器可在串行通信接口内使用以与NAND存储器设备通信。
图2示出了根据本公开的实施例的初始化具有减少数量的互连端子的NAND型存储器设备的示例。
图3示出了根据本公开的一些实施例的在具有减少数量的互连端子的NAND型存储器设备上执行读操作的示例。
图4示出了根据本公开的实施例的在具有减少数量的互连端子的NAND型存储器设备的NAND存储器单元上执行写操作的示例。
图5是根据本公开的实施例的在具有减少数量的互连端子的NAND型存储器设备上执行操作的示例方法的流程图。
图6是根据本公开另一实施例的基于接收信号对确定的NAND设备执行操作的示例方法的流程图。
图7示出了根据一个实施例的具有带有串行接口逻辑的NAND存储器控制器的片上系统(SOC)设计。
图8示出了根据某些实施例的具有带有串行接口逻辑的NAND存储器控制器的计算系统的框图。
具体实施方式
这里描述的实施例涉及NAND型非易失性存储器(NVM)控制器,其通过串行接口与NVM(例如闪存)通信。闪存是一种可以电擦除和重新编程的电子非易失性计算机存储介质。闪存可以是NAND型或NOR型闪存。这里描述的实施例涉及具有串行接口逻辑的NAND存储器控制器,该串行接口逻辑通过串行接口与NAND闪存通信。NAND闪存可以经由串行外围接口(SPI)总线耦合到处理设备,该SPI总线包括耦合到处理设备的硬件逻辑电路和闪存的多个互连端子。SPI总线可以使用主从架构运行,其中单个主设备具有SPI总线的所有权,允许主设备驱动SPI总线。可以经由SPI总线的互连端子在处理设备和闪存之间提供数据的信号。可以将信号驱动为高值(例如,值1)或低值(例如,值0)以表示数据的单个比特。信号可以随时间在高值和低值之间切换,以表示与由处理设备和/或闪存存储器传输的数据相对应的比特序列。
如上所述,一种类型的闪存是NOR闪存。在NOR闪存设备中,存储器设备的每个单元的一端连接到地线,而另一端连接到位线以形成存储晶体管。NOR闪存设备可以经由多个互连端子耦合到SPI总线。例如,NOR闪存可以经由5个互连端子耦合到SPI。但是,对于给定的容量,NOR闪存具有相对大的芯片面积,使得与其他类型的存储器相比,NOR闪存的存储器每比特的成本效益更低。此外,随着新平台增加要存储在系统的闪存中的数据量,NOR闪存每比特的较大芯片面积可能成为设计约束。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811357786.7/2.html,转载请声明来源钻瓜专利网。