[发明专利]包括共模提取器的存储器器件在审
申请号: | 201811358046.5 | 申请日: | 2018-11-15 |
公开(公告)号: | CN109801650A | 公开(公告)日: | 2019-05-24 |
发明(设计)人: | 田周鄠;郑汉基;崔训对 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G11C7/06 | 分类号: | G11C7/06;G11C7/08 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 邵亚丽 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器器件 差分数据选通信号 内部数据选通信号 内部数据信号 外部数据信号 共模信号 控制电路 共模 提取器 锁存 配置 关联 外部 | ||
1.一种存储器器件,被配置为从所述存储器器件外部接收差分数据选通信号和外部数据信号,所述存储器器件包括:
控制电路,被配置为,
提取差分数据选通信号的共模以生成共模信号,
基于外部数据信号和共模信号生成内部数据信号,以及
基于差分数据选通信号生成内部数据选通信号,内部数据选通信号与锁存内部数据信号相关联。
2.根据权利要求1所述的存储器器件,其中,
外部数据信号的逻辑高电压电平基本上与差分数据选通信号的逻辑高电压电平相同,以及
外部数据信号的逻辑低电压电平基本上与差分数据选通信号的逻辑高电压电平相同。
3.根据权利要求1所述的存储器器件,其中所述控制电路被进一步配置为生成参考电压信号,使得所述参考电压信号具有在外部数据信号的逻辑高电压电平与逻辑低电压电平之间的电压电平。
4.根据权利要求3所述的存储器器件,其中所述控制电路被进一步配置为,
选择参考电压信号和共模信号中的一个以生成参考电压信号和共模信号中的所选择的一个;以及
基于参考电压信号和共模信号中的所选择的一个来生成内部数据信号。
5.根据权利要求4所述的存储器器件,其中所述控制电路被进一步配置为基于参考电压信号、以及参考电压信号和共模信号中的所选择的一个来生成内部数据信号。
6.根据权利要求4所述的存储器器件,其中所述控制电路被进一步配置为,
将参考电压信号的电压电平与第一确定电压的电压电平进行比较以生成第一比较结果,以及
将参考电压信号的电压电平与第二确定电压的电压电平进行比较以生成第二比较结果。
7.根据权利要求6所述的存储器器件,其中所述控制电路被进一步配置为,
基于第一比较结果和第二比较结果来选择参考电压信号和共模信号中的一个。
8.根据权利要求6所述的存储器器件,其中所述控制电路被配置为响应于第一比较结果和第二比较结果中的一个或多个而生成共模信号。
9.一种存储器器件,被配置为从所述存储器器件外部接收差分时钟信号和外部命令/地址信号,所述存储器器件包括:
控制电路,被配置为,
提取差分时钟信号的共模以生成时钟共模信号,
基于外部命令/地址信号和时钟共模信号生成内部命令/地址信号,以及
基于差分时钟信号生成内部时钟信号,内部时钟信号与锁存内部命令/地址信号相关联。
10.根据权利要求9所述的存储器器件,其中
外部命令/地址信号的逻辑高电压电平基本上与差分时钟信号的逻辑高电压电平相同,以及
外部命令/地址信号的逻辑低电压电平基本上与差分时钟信号的逻辑低电压电平相同。
11.根据权利要求9所述的存储器器件,其中所述控制电路被进一步配置为,
生成具有在外部命令/地址信号的逻辑高电压电平与逻辑低电压电平之间的电压电平的参考电压信号,以及
基于参考电压信号和时钟共模信号中的一个来生成内部命令/地址信号。
12.根据权利要求11所述的存储器器件,其中所述控制电路被进一步配置为,
将参考电压信号的电压电平与第一确定电压的电压电平进行比较以生成第一比较结果,以及
将参考电压信号的电压电平与第二确定电压的电压电平进行比较以生成第二比较结果。
13.根据权利要求12所述的存储器器件,其中所述控制电路被配置为基于第一比较结果和第二比较结果中的一个或多个来生成时钟共模信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811358046.5/1.html,转载请声明来源钻瓜专利网。