[发明专利]用于与时钟信号同步地发送和接收信号的半导体装置有效
申请号: | 201811415878.6 | 申请日: | 2018-11-26 |
公开(公告)号: | CN110299161B | 公开(公告)日: | 2023-04-25 |
发明(设计)人: | 李昇宪;尹相植;张修宁;车镇烨 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;郭放 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 时钟 信号 同步 发送 接收 半导体 装置 | ||
1.一种半导体装置,包括:
发送器件,其被配置为:与时钟信号同步地输出发送信号作为输出信号,以及基于操作信息信号,在第一时间和第二时间中的一个处输出所述输出信号,所述第二时间比所述第一时间更早,其中,所述第二时间和所述第一时间之间的差是所述时钟信号的一个周期的n倍,n是1或更大的整数;以及
接收器件,其被配置为:接收所述输出信号和所述时钟信号,并且基于所述操作信息信号,通过将所述输出信号延迟与第三时间和第四时间中的一个相对应的时间来生成接收信号,所述第四时间比所述第三时间更晚。
2.根据权利要求1所述的半导体装置,其中,第一信号传输线被配置为传输所述输出信号,
其中,第二信号传输线被配置为传输所述时钟信号,以及
其中,所述第四时间与所述第三时间之间的时间差是通过从所述第二时间与所述第一时间之间的时间差减去在所述第一信号传输线中引起的延迟时间和在所述第二信号传输线中引起的延迟时间而获得的时间。
3.一种半导体装置,包括:
发送器件,其被配置为与时钟信号同步地从发送信号生成输出信号;以及
接收器件,其被配置为:接收所述输出信号和所述时钟信号;通过延迟所述输出信号而与延迟时钟信号同步地生成延迟输出信号,所述延迟时钟信号是通过将所述时钟信号延迟预设时间而生成;以及通过将所述输出信号和所述延迟输出信号中的一个与所述时钟信号同步来生成接收信号。
4.根据权利要求3所述的半导体装置,其中,所述发送器件通过将所述发送信号延迟与所述时钟信号的一个周期的n倍相对应的时间来生成延迟发送信号,n是1或更大的整数,当所述半导体装置以高频操作时,所述发送器件从所述发送信号生成所述输出信号,以及当所述半导体装置以比所述高频更低的低频操作时,所述发送器件从所述延迟发送信号生成所述输出信号。
5.根据权利要求3所述的半导体装置,其中,所述发送器件包括:
发送延迟电路,其被配置为通过将所述发送信号延迟与所述时钟信号的一个周期的n倍相对应的时间来生成延迟发送信号,n是1或更大的整数;
发送选择电路,其被配置为基于与所述半导体装置的操作速度相关联的操作信息信号来输出所述发送信号和所述延迟发送信号中的一个;以及
同步发送电路,其被配置为与所述时钟信号同步地从所述发送选择电路的输出生成所述输出信号。
6.根据权利要求5所述的半导体装置,其中,所述发送延迟电路包括至少一个触发器,所述触发器通过与所述时钟信号同步地延迟所述发送信号来生成所述延迟发送信号。
7.根据权利要求3所述的半导体装置,
其中,第一信号传输线,其被配置为传输所述输出信号,
其中,第二信号传输线,其被配置为传输所述时钟信号,以及
其中,所述预设时间对应于在所述第一信号传输线中引起的延迟时间与在所述第二信号传输线中引起的延迟时间之间的差。
8.根据权利要求3所述的半导体装置,其中,所述接收器件包括:
定时补偿电路,其被配置为通过将所述时钟信号延迟所述预设时间来生成延迟时钟信号;
接收延迟电路,其被配置为与所述延迟时钟信号同步地从所述输出信号来生成延迟输出信号;
接收选择电路,其被配置为基于与所述半导体装置的操作速度相关联的操作信息信号来输出所述输出信号和所述延迟输出信号中的一个;以及
同步接收电路,其被配置为与所述时钟信号同步地从所述接收选择电路的输出生成所述接收信号。
9.根据权利要求8所述的半导体装置,其中,所述接收延迟电路包括至少一个触发器,所述触发器通过与所述延迟时钟信号同步地延迟所述输出信号来生成所述延迟输出信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811415878.6/1.html,转载请声明来源钻瓜专利网。