[发明专利]一种BIOS芯片替代电路实现方法有效
申请号: | 201811418648.5 | 申请日: | 2018-11-26 |
公开(公告)号: | CN109542469B | 公开(公告)日: | 2022-07-01 |
发明(设计)人: | 曾熠;秦友伦;袁霞;袁强;唐建;李泽银;陈琴;徐碧辉;梅勇;宋方伟 | 申请(专利权)人: | 中国兵器装备集团自动化研究所有限公司 |
主分类号: | G06F8/61 | 分类号: | G06F8/61;G06F13/40 |
代理公司: | 成都行之专利代理事务所(普通合伙) 51220 | 代理人: | 熊曦 |
地址: | 621000 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 bios 芯片 替代 电路 实现 方法 | ||
1.一种BIOS芯片替代电路实现方法,其特征在于,所述方法包括:
初始上电时,上位机与FPGA连接,写入FPGA程序,设置BIOS启动程序的校验和,并通过FPGA的SPI总线对EEPROM芯片写入BIOS启动程序;
正常上电时,FPGA通过SPI总线读取EEPROM芯片内的内容,并与FPGA内存储的BIOS启动程序进行比较,比较无误后,通过LPC总线将BIOS启动程序传输给预设CPU芯片,板卡正常启动;所述预设CPU芯片为龙芯2J和龙芯3A1000。
2.根据权利要求1所述的BIOS芯片替代电路实现方法,其特征在于,上电前对EEPROM芯片内程序进行可信度量。
3.根据权利要求1所述的BIOS芯片替代电路实现方法,其特征在于,上电前可对EEPROM芯片内程序进行可信度量,具体包括:将EEPROM内二进制代码读入FPGA,并与FPGA内预存的二进制代码进行比对,确认EEPROM芯片内程序无误后再进行上电,若对比不一致,则将EEPROM内代码烧写为FPGA内预存代码。
4.根据权利要求1所述的BIOS芯片替代电路实现方法,其特征在于,上位机通过JTAG接口与FPGA连接。
5.根据权利要求1所述的BIOS芯片替代电路实现方法,其特征在于,上位机通过UART接口与FPGA连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国兵器装备集团自动化研究所有限公司,未经中国兵器装备集团自动化研究所有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811418648.5/1.html,转载请声明来源钻瓜专利网。