[发明专利]半导体器件有效
申请号: | 201811445560.2 | 申请日: | 2018-11-29 |
公开(公告)号: | CN110390965B | 公开(公告)日: | 2023-03-07 |
发明(设计)人: | 金洪谦;罗大虎;尹炳国;韩愍植 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C7/22 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;郭放 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体器件 | ||
1.一种半导体器件,包括:
锁存控制电路,其被配置为生成响应于潜伏信号而被使能的锁存输入信号,并被配置为生成响应于顺序控制信号而被顺序使能的锁存输出信号;
管道锁存电路,其被配置为响应于管道输入信号来锁存输入数据,并被配置为响应于管道输出信号来输出锁存的输入数据以作为锁存数据;以及
数据输出电路,其被配置为响应于所述锁存输入信号来锁存所述锁存数据,并被配置为响应于所述锁存输出信号来输出锁存的锁存数据以作为输出数据,其中通过响应于所述锁存输出信号对所述锁存数据执行对准操作来输出所述输出数据。
2.根据权利要求1所述的半导体器件,其中,在读取操作期间所述潜伏信号在预定时间段内被使能,以及其中,所述顺序控制信号具有用于确定数据对准顺序的逻辑电平。
3.根据权利要求1所述的半导体器件,
其中,所述锁存输出信号包括第一锁存输出信号、第二锁存输出信号、第三锁存输出信号和第四锁存输出信号,和
其中,所述锁存控制电路包括:
锁存输入信号生成电路,其被配置为生成响应于所述潜伏信号而与内部时钟同步地被使能的所述锁存输入信号;以及
锁存输出信号生成电路,其被配置为生成响应于所述顺序控制信号而与所述内部时钟同步地被顺序使能的所述第一锁存输出信号、所述第二锁存输出信号、所述第三锁存输出信号和所述第四锁存输出信号。
4.根据权利要求3所述的半导体器件,其中,所述锁存输入信号生成电路包括:
锁存信号生成电路,其被配置为与所述内部时钟同步地锁存所述潜伏信号,并被配置为输出锁存的潜伏信号以作为锁存信号;以及
逻辑电路,其被配置为响应于所述内部时钟来从所述锁存信号生成所述锁存输入信号。
5.根据权利要求3所述的半导体器件,其中,所述锁存输出信号生成电路包括:
传送控制信号生成电路,其被配置为生成响应于所述内部时钟和所述潜伏信号而被使能的传送控制信号;
第一信号传送电路,其被配置为与所述内部时钟同步地被初始化为接地电压的电压电平,并被配置为生成所述第一锁存输出信号和所述第二锁存输出信号,所述第一锁存输出信号和所述第二锁存输出信号在所述传送控制信号被使能时根据所述顺序控制信号的逻辑电平而与所述内部时钟同步地被顺序使能;以及
第二信号传送电路,其被配置为与所述内部时钟同步地被初始化为所述接地电压的电压电平,并被配置为生成所述第三锁存输出信号和所述第四锁存输出信号,所述第三锁存输出信号和所述第四锁存输出信号在所述传送控制信号被使能时根据所述顺序控制信号的逻辑电平而与所述内部时钟同步地被顺序使能。
6.根据权利要求5所述的半导体器件,
其中,所述第一信号传送电路生成在所述顺序控制信号具有第一逻辑电平时被使能的所述第一锁存输出信号和所述第二锁存输出信号,以及
其中,所述第二信号传送电路生成在所述顺序控制信号具有第二逻辑电平时被使能的所述第三锁存输出信号和所述第四锁存输出信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811445560.2/1.html,转载请声明来源钻瓜专利网。