[发明专利]半导体器件在审
申请号: | 201811445871.9 | 申请日: | 2018-11-29 |
公开(公告)号: | CN110390972A | 公开(公告)日: | 2019-10-29 |
发明(设计)人: | 林尤莉;尹相植 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 许伟群;郭放 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 检测信号 半导体器件 选通信号 写入时钟 配置 控制信号发生电路 相位差检测电路 储存 控制信号 逻辑电平 时钟同步 相位差 延迟 输出 检测 | ||
1.一种半导体器件,包括:
相位差检测电路,其被配置为通过检测时钟与选通信号的相位差来产生检测信号,所述检测信号与所述时钟同步地以所述选通信号的逻辑电平来产生,并且被配置为通过将所述选通信号延迟来产生写入时钟;以及
控制信号发生电路,其被配置为与写入时钟同步地储存所述检测信号,并且被配置为输出所储存的检测信号作为控制信号。
2.根据权利要求1所述的半导体器件,其中,所述时钟和所述选通信号是具有不同频率的信号。
3.根据权利要求1所述的半导体器件,其中,所述时钟是循环转换的信号,并且所述选通信号是仅在预设时段期间转换的信号。
4.根据权利要求1所述的半导体器件,其中,所述相位差检测电路包括:
第一延迟电路,其被配置为将所述时钟延迟并产生延迟时钟;
写入时钟发生电路,其被配置为对所述选通信号的频率进行分频并通过将被分频的选通信号延迟来产生写入时钟;以及
检测信号发生电路,其被配置为与所述延迟时钟同步地产生具有所述写入时钟的逻辑电平的所述检测信号。
5.根据权利要求4所述的半导体器件,其中,所述写入时钟发生电路包括:
分频电路,其被配置为对所述选通信号的频率进行分频,并产生分频选通信号;以及
第二延迟电路,其被配置为将所述分频选通信号延迟并产生所述写入时钟。
6.根据权利要求5所述的半导体器件,其中,所述分频选通信号的频率被设置为所述选通信号的频率的1/2N,其中N表示正整数。
7.根据权利要求5所述的半导体器件,其中,由所述第一延迟电路引入的第一延迟与由所述第二延迟电路引入的第二延迟实质上相同。
8.根据权利要求4所述的半导体器件,其中,所述检测信号发生电路包括:
第一锁存信号发生电路,其被配置为与所述延迟时钟同步地输出所述写入时钟作为第一锁存信号;以及
第一缓冲电路,其被配置为缓冲所述第一锁存信号并产生所述检测信号。
9.根据权利要求1所述的半导体器件,其中,所述控制信号发生电路包括:
第二锁存信号发生电路,其被配置为与所述写入时钟同步地输出所述检测信号作为第二锁存信号;以及
第二缓冲电路,其被配置为响应于所述写入时钟的脉冲来缓冲所述第二锁存信号,并被配置为产生所述控制信号。
10.根据权利要求1所述的半导体器件,其中,在所述时钟的上升沿时间处以所述选通信号的逻辑电平来产生所述检测信号。
11.根据权利要求1所述的半导体器件,其中,检测信号与所述写入时钟的上升沿同步地被储存。
12.一种半导体器件,包括:
写入均衡控制电路,其被配置为通过检测时钟与选通信号的相位差来产生检测信号,并被配置为输出在所述选通信号的转换时段期间储存的检测信号作为控制信号,其中,所述时钟和所述选通信号被从外部设备输入到所述写入均衡控制电路,并且其中所述检测信号与所述时钟同步地以所述选通信号的逻辑电平来产生;以及
相位差调整电路,其被配置为响应于所述控制信号而通过调整所述时钟与写入时钟的相位差来产生内部选通信号,其中,从所述选通信号产生所述写入时钟;以及
内部电路,其被配置为与所述内部选通信号同步地输入和输出数据。
13.根据权利要求12所述的半导体器件,其中,当所述选通信号的相位早于所述时钟的相位时,所述检测信号被使能。
14.根据权利要求12所述的半导体器件,其中,所述时钟和所述选通信号是具有不同频率的信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811445871.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:非易失性存储器装置及其中的编程方法
- 下一篇:存储器控制器