[发明专利]一种SDI高画质同步去隔行系统及方法有效
申请号: | 201811503569.4 | 申请日: | 2018-12-10 |
公开(公告)号: | CN109451201B | 公开(公告)日: | 2023-01-06 |
发明(设计)人: | 胡宏清 | 申请(专利权)人: | 厦门视诚科技有限公司 |
主分类号: | H04N5/04 | 分类号: | H04N5/04;H04N5/268;H04N5/765;H04N7/01 |
代理公司: | 厦门市新华专利商标代理有限公司 35203 | 代理人: | 罗恒兰 |
地址: | 361000 福建省厦门市*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 sdi 画质 同步 隔行 系统 方法 | ||
1.一种SDI高画质同步去隔行系统,其特征在于:包括均衡及解串模块、第一FPGA模块、第二FPGA模块、MCU控制模块、时钟IC、同步时钟总线和背板传输模块,
所述均衡及解串模块采用IT6604芯片实现,其输入端连接SDI输入接口,输出端则连接第一FPGA模块的信号输入端,所述第一FPGA模块的时钟输入端则通过同步时钟总线连接MCU控制模块,输出端则连接第二FPGA模块的信号输入端;所述第二FPGA模块的时钟输入端通过同步时钟总线连接MCU控制模块以及背板传输模块,输出端则连接TMDS高速信号驱动模块;所述TMDS高速信号驱动模块采用SIL9134芯片实现,其输入端连接第二FPGA模块,输出端则连接背板传输模块;
所述第一FPGA模块开辟有隔行信号存储区和逐行信号存储区,所述隔行信号存储区包括隔行Y信号存储区、隔行UV信号存储区;逐行信号存储区包括逐行Y信号存储区、逐行UV信号存储区;
隔行Y信号存储区用于存储偶数行的Y信号和奇数行的Y信号,该偶数行的Y信号和奇数行的Y信号按分开存储的方式存储在隔行Y信号存储区;所述隔行UV信号存储区中存储了偶数行的UV信号和奇数行的UV信号,该偶数行的UV信号和奇数行的UV信号按分开存储的方式存储在隔行UV信号存储区;所述逐行Y信号存储区中存储了逐行排列的Y信号;所述逐行UV信号存储区中存储了逐行排列的UV信号。
2.一种SDI高画质同步去隔行方法,其特征在于:所述方法采用如权利要求1所述的一种SDI高画质同步去隔行系统,具体包括以下步骤:
步骤1、将至少两路经远距离传输后的高速SDI信号送入均衡及解串模块中,进行均衡处理以及格式转换,获取低速信号的YUV格式的TTL信号;
步骤2、将至少两路的YUV格式的TTL信号送入第一FPGA模块中,进行同步处理和去隔行处理,具体如下:
第一FPGA模块接收到多路TTL信号时,判断是否接收到MCU控制模块输出的同步时钟,若没有接收到同步时钟,则继续等待同步时钟的输入;当接收到同步时钟时,第一FPGA模块根据同步时钟对多路TTL信号进行同步处理;
同步处理完成后,对同步后的TTL信号进行去隔行处理:
第一FPGA模块开辟出隔行信号存储区和逐行信号存储区,其中,隔行信号存储区包括隔行Y信号存储区、隔行UV信号存储区;逐行信号存储区包括逐行Y信号存储区、逐行UV信号存储区;
将每一路同步后的TTL信号的Y信号的偶数行按序存入隔行Y信号存储区中,直至所有偶数行的Y信号均存储完毕;将Y信号的奇数行存入隔行Y信号存储区中,直至所有奇数行的Y信号均存储完毕;将每一路同步后的TTL信号的UV信号的偶数行按序存入隔行UV信号存储区中,直至所有偶数行的UV信号均存储完毕;将UV信号的奇数行按序存入隔行Y信号存储区中,直至所有偶数行的UV信号均存储完毕;
将隔行Y信号存储区的偶数行Y信号和奇数行Y信号读出,并存入逐行Y信号存储区中,存储时,偶数行Y信号按序存入逐行Y信号存储区的偶数地址中,奇数行Y信号按序存入逐行Y信号存储区的奇数地址中;将隔行UV信号存储区的偶数行UV信号和奇数行UV信号读出,并存入逐行UV信号存储区中,存储时,偶数行UV信号按序存入逐行UV信号存储区的偶数地址中,奇数行UV信号按序存入逐行UV信号存储区的奇数地址中;Y信号和UV信号全部存入逐行Y信号存储区和逐行UV信号存储区后,完成隔行信号到逐行信号的转换;
去隔行处理完成后,判断是否需要对视频信号进行运动补偿:首先判断出视频信号是否为运动视频信号,若为运动视频信号,则继续判断慢运动视频信号或快速运动视频信号,当为慢速运动视频信号或快速运动视频信号时,在视频信号中引入时域降噪因子,从而进行视频信号的运动补偿;
步骤3、去隔行处理完成后,第一FPGA模块从逐行信号存储区中读出TTL信号,然后转换为LVDS信号输出至第二FPGA模块;第二FPGA模块对LVDS信号进行高速信号恢复并转换为低速TTL信号,并根据MCU控制模块输出的内部同步时钟或背板传输的外部同步时钟进行同步处理,同步处理后送入TMDS高速信号驱动模块中;
步骤4、TMDS高速信号驱动模块将其接收的TTL信号进行格式转换为TMDS信号,并输送至背板传输模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于厦门视诚科技有限公司,未经厦门视诚科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811503569.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:打印墨盒
- 下一篇:一种视频图像生成电路及方法