[发明专利]针对处理器板级调试的开发系统及方法有效
申请号: | 201811526758.3 | 申请日: | 2018-12-13 |
公开(公告)号: | CN111324493B | 公开(公告)日: | 2022-10-28 |
发明(设计)人: | 孙浩;余红斌 | 申请(专利权)人: | 展讯通信(上海)有限公司 |
主分类号: | G06F11/22 | 分类号: | G06F11/22 |
代理公司: | 北京兰亭信通知识产权代理有限公司 11667 | 代理人: | 赵永刚 |
地址: | 201203 上海市浦东新区浦东*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 针对 处理器 调试 开发 系统 方法 | ||
1.一种针对处理器板级调试的开发系统,其特征在于,所述系统包括调试器工具和调试接入端口DAP,其中,
所述DAP,与所述调试器工具连接,且通过高级外设总线APB访问处理器中与调试相关的寄存器;
所述调试器工具,用于通过所述DAP直接将处理器内部的状态读出到上位机;
所述处理器包括多个处理器核和一个二级缓存控制L2C模块,每个处理器核包括取指单元IFU模块、数据处理单元DPU模块、读写处理单元LSU模块和内存管理单元MMU模块,可利用的域分别分布到处理器核的模块内以及L2C模块内。
2.根据权利要求1所述的系统,其特征在于,所述DPU模块,用于管理处理器核内指令的执行过程;
所述IFU模块,用于管理处理器核内指令的取指操作,将DBG相关的寄存器和PMU寄存器中部分的自定义域分布其中,收集IFU内对板级调试的重要信号,生成IFU AuxiliaryDebugRegisters;
所述LSU模块,用于管理处理器核内Load/Store指令的执行过程,将DBG相关的寄存器和PMU寄存器中部分的自定义域分布其中,收集LSU内对板级调试的重要信号,生成LSUAuxiliary Debug Registers;
所述MMU模块,用于管理处理器核内页表转换过程,将DBG相关的寄存器和PMU寄存器中部分的自定义域分布其中,收集MMU内对板级调试的重要信号,生成MMU AuxiliaryDebugRegisters。
3.根据权利要求1或2所述的系统,其特征在于,所述L2C模块包括CTI模块和L2CAuxiliary Debug Registers模块,其中,
所述CTI模块,用于产生触发事件,包含ARMv8-A架构已定义的CTI Old Registers,但包含自定义域;
所述L2C Auxiliary Debug Registers模块,用于利用CTI的自定义域,收集L2C内对板级调试的重要信号。
4.根据权利要求3所述的系统,其特征在于,所述DPU模块包括DBG Old Registers模块、PMU Old Registers模块和Auxiliary Debug Registers模块,其中,
所述DBG Old Registers模块,是ARMv8-A架构已定义的DBG相关的寄存器,不包含自定义域;
所述PMU Old Registers模块,是ARMv8-A架构已定义的PMU相关的寄存器,不包含自定义域;
所述Auxiliary Debug Registers模块,利用DBG寄存器和PMU寄存器中部分的自定义域,收集DPU模块内对板级调试的重要信号。
5.一种针对处理器板级调试的开发方法,基于权利要求1-4任一项所述的针对处理器板级调试的开发系统,其特征在于,包括:
配置调试器工具,通过地址选择处理器内相关的寄存器;
调试器工具将指令传递给调试接入端口后,通过调试接入端口选择处理器内相应的32-bit寄存器;
将处理器内2-bit寄存器的结果通过调试接入端口返回给调试器工具。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于展讯通信(上海)有限公司,未经展讯通信(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811526758.3/1.html,转载请声明来源钻瓜专利网。