[发明专利]一种内存测试拉偏内存供电电压的电路在审
申请号: | 201811606250.4 | 申请日: | 2018-12-27 |
公开(公告)号: | CN109712666A | 公开(公告)日: | 2019-05-03 |
发明(设计)人: | 高文艳 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G11C29/50 | 分类号: | G11C29/50;G11C29/56;G11C5/14 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 450018 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 内存供电电压 电源集成电路 反馈电压 内存测试 地端 电阻 引脚 内存 电路 电感 并联可变电阻 电阻两端 可变电阻 输出引脚 电容 测试 输出 | ||
本发明实施例公开了一种内存测试拉偏内存供电电压的电路,包含:电源集成电路、电源集成电路输出引脚通过电感输出为内存供电电压端,电源集成电路反馈电压引脚通过第一电阻与内存供电电压端连接,电源集成电路反馈电压引脚通过第二电阻与地端连接;地端通过电容与内存供电电压端连接,第二电阻两端并联可变电阻。本发明实施例能通过调整可变电阻的阻值实现内存VDD电压的拉偏,解决目前测试中内存VDD电压拉偏只能依赖于通过修改BIOS实现的现状。
技术领域
本发明涉及内存测试领域。
背景技术
内存作为服务器的关键部件,在内存测试中需要对内存供电电压VDD进行拉偏测试,验证内存的边缘(margin)性能。目前的实现方式是通过BIOS设置。形式比较单一,对BIOS的依赖性比较高。
发明内容
本发明为解决上述实现内存供电电压拉偏功能的技术问题。为此,本发明提供一种内存测试拉偏内存供电电压的电路,它能通过调整可变电阻的阻值实现内存VDD电压的拉偏,解决目前测试中内存VDD电压拉偏只能依赖于通过修改BIOS实现的现状。
为了实现上述目的,本发明采用如下技术方案。
本发明实施例提供一种内存测试拉偏内存供电电压的电路,包含:
电源集成电路、电源集成电路输出引脚通过电感输出为内存供电电压端,
电源集成电路反馈电压引脚通过第一电阻与内存供电电压端连接,电源集成电路反馈电压引脚通过第二电阻与地端连接。地端通过电容与内存供电电压端连接,第二电阻两端并联可变电阻。
优选地,可变电阻的最大阻值比第二电阻的阻值大10倍以上。
优选地,电容两端并联有电压显示装置。
根据电路原理,内存供电电压通过调节R3的值,可以实现改变内存供电电压VDD的电压值。可变电阻R3的最大阻值需要比R2的阻值大10倍以上,可以保证R2//R3后的值接近于R2的值。
本发明的有益效果:能通过调整可变电阻的阻值实现内存VDD电压的拉偏,解决目前测试中内存VDD电压拉偏只能依赖于通过修改BIOS实现的现状。
附图说明
图1是实施例电路连接示意图。
图中,A.输出引脚、FB.反馈电压引脚、C.电容、VDD.内存供电电压、R1.第一电阻、R2.第二电阻、R3.可变电阻、L.电感、E.电压显示装置、IC.电源集成电路。
具体实施方式
下面结合附图与实施例对本发明作进一步说明。
如图1所示,一种内存测试拉偏内存供电电压的电路,包含:
电源集成电路IC、电源集成电路输出引脚A通过电感L输出为内存供电电压端VDD,
电源集成电路IC反馈电压引脚FB通过第一电阻R1与内存供电电压端VDD连接,电源集成电路反馈电压引脚FB通过第二电阻R2与地端连接。地端通过电容C与内存供电电压端VDD连接,第二电阻R2两端并联可变电阻R3。
可变电阻R3的最大阻值比第二电阻R2的阻值大10倍。
电容两端并联有电压显示装置,本实施例中电压显示装置为电压表。
上述虽然结合附图对本发明的具体实施方式进行了描述,但并非对本发明保护范围的限制,所属领域技术人员应该明白,在本发明的技术方案的基础上,本领域技术人员不需要付出创造性劳动即可做出的各种修改或变形仍在本发明的保护范围以内。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811606250.4/2.html,转载请声明来源钻瓜专利网。